မိုက်ခရိုချီ-လိုဂို

MICROCHIP v2.3 Gen 2 စက်ပစ္စည်းထိန်းချုပ်ကိရိယာ

MICROCHIP-v2-3-Gen-2-Device-Controller-PRODUCT

နိဒါန်း

မေးခွန်းတစ်ခုမေးပါ။

ဤ CoreRxIODBitAlign ယေဘူယျလေ့ကျင့်ရေး IP ကို ​​အသုံးပြုနေသည့် ဒေတာ သို့မဟုတ် ပရိုတိုကောနှင့် ကင်းကွာသော Rx လမ်းကြောင်းရှိ IO ဂီယာဘလောက်တွင် အသုံးပြုပါသည်။ CoreRxIODBitAlign သည် သင့်အား နာရီလမ်းကြောင်းနှင့် ပတ်သက်သော ဒေတာလမ်းကြောင်းရှိ နှောင့်နှေးမှုကို ချိန်ညှိရန် ခွင့်ပြုသည်။

CoreRxIODBitAlign အကျဉ်းချုပ်

အူတိုင် ဗားရှင်း ဤစာရွက်စာတမ်းသည် CoreRxIODBitAlign v2.3 နှင့်သက်ဆိုင်ပါသည်။
ပံ့ပိုးထားသော ကိရိယာ CoreRxIODBitAlign သည် အောက်ပါ မိသားစုများကို ပံ့ပိုးသည်-
မိသားစုများ • PolarFire® SoC
  • PolarFire
  မှတ်ချက် - အပိုဆောင်းသတင်းအချက်အလက်များအတွက်, သွားရောက်ကြည့်ရှု ထုတ်ကုန်စာမျက်နှာ
ပံ့ပိုးထားသော Tool Flow Libero® SoC v12.0 သို့မဟုတ် နောက်ပိုင်းထွက်ရှိမှုများ လိုအပ်သည်။
ပံ့ပိုးထားသော အင်တာဖေ့စ်များ
လိုင်စင် CoreRxIODBitAlign လိုင်စင်မလိုအပ်ပါ။
တပ်ဆင်ခြင်းညွှန်ကြားချက်များ CoreRxIODBitAlign ကို Libero SoC ဆော့ဖ်ဝဲလ်ရှိ IP Catalog အပ်ဒိတ်လုပ်ဆောင်ချက်မှတစ်ဆင့် Libero SoC ဆော့ဖ်ဝဲလ်၏ IP Catalog တွင် အလိုအလျောက် ထည့်သွင်းရမည်ဖြစ်ပြီး၊ သို့မဟုတ် ၎င်းကို ကတ်တလောက်မှ ကိုယ်တိုင်ဒေါင်းလုဒ်လုပ်မည်ဖြစ်သည်။ Libero SoC ဆော့ဖ်ဝဲလ် IP Catalog တွင် IP core ကို ထည့်သွင်းပြီးသည်နှင့်၊ ၎င်းကို Libero ပရောဂျက်တွင် ထည့်သွင်းရန်အတွက် SmartDesign အတွင်းတွင် စီစဉ်သတ်မှတ်ခြင်း၊ ထုတ်လုပ်ခြင်းနှင့် ချက်ခြင်းလုပ်ဆောင်သည်။
စက်ပစ္စည်းအသုံးပြုမှုနှင့်

စွမ်းဆောင်ရည်

CoreRxIODBitAlign အတွက် အသုံးပြုမှုနှင့် စွမ်းဆောင်ရည် အချက်အလက် အကျဉ်းချုပ်ကို 8. Device Utilization နှင့် Pe တွင် ဖော်ပြထားပါသည်။rပုံစံ

CoreRxIODBitAlign မှတ်တမ်းအချက်အလက်ကို ပြောင်းပါ။

ဤအပိုင်းကို ကျယ်ကျယ်ပြန့်ပြန့် ပေးသည်။view အသစ်ထည့်သွင်းထားသော အင်္ဂါရပ်များ၏ နောက်ဆုံးထွက်ရှိမှုမှအစ။ ဖြေရှင်းပြီးသား ပြဿနာများအကြောင်း နောက်ထပ်အချက်အလက်များအတွက်၊ 7. ဖြေရှင်းထားသော ပြဿနာများ အပိုင်းကို ကြည့်ပါ။

CoreRxIODBitAlign v2.3 ဘာလဲ။ အသစ်                   • MIPI အခြေခံလေ့ကျင့်ရေးယန္တရားအတွက် အပ်ဒိတ်လုပ်ထားသည်။
CoreRxIODBitAlign v2.2 ဘာထူးသလဲ        • ထည့်ထားသည့် ဘယ်နှင့်ညာမျက်လုံးကို နှိပ်ခြင်းဖြင့် အပေါ်ဆုံး module ရှိ အချက်အလက်ကို နှောင့်နှေးစေသည်။

အင်္ဂါရပ်များ

မေးခွန်းတစ်ခုမေးပါ။

CoreRxIODBitAlign တွင်အောက်ပါအင်္ဂါရပ်များရှိသည်။

  • မတူညီသော Eye Widths 1-7 ဖြင့် Bit Alignment ကို ပံ့ပိုးပေးသည်။
  • မတူညီသော Fabric Double Data Rate (DDR) Modes 2/4/3p5/5 ကို ပံ့ပိုးပေးပါသည်။
  • Skip နှင့် Restart/Hold ယန္တရားကို ပံ့ပိုးပေးသည်။
  • LP အချက်ပြခြင်း Start of Frame မှတဆင့် Mobile Industry Processor Interface (MIPI) သင်တန်းကို ပံ့ပိုးပေးသည်။
  • Bit Alignment အတွက် 256 ထိပုတ်နှောင့်နှေးမှုများကို ပံ့ပိုးပေးသည်။

Functional Description

မေးခွန်းတစ်ခုမေးပါ။

CoreRxIODitAlign နှင့် Rx IOD Interface

မေးခွန်းတစ်ခုမေးပါ။

အောက်ဖော်ပြပါပုံသည် CoreRxIODBitAlign ၏အဆင့်မြင့်ဘလောက်ပုံစံကိုပြသထားသည်။MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-1

  • ဖော်ပြချက်သည် PolarFire® နှင့် PolarFire SoC စက်ပစ္စည်းများကို ပံ့ပိုးပေးသည့် CoreRxIODBitAlign အား ရည်ညွှန်းသည်။
  • CoreRxIODBitAlign သည် လေ့ကျင့်မှုကို လုပ်ဆောင်ပြီး ဒေတာကို မှန်ကန်စွာဖမ်းယူရန် နှောင့်နှေးမှုများကို ချိန်ညှိခြင်းဖြင့် ဒိုင်နမစ်အရင်းအမြစ်တစ်ခုအဖြစ် ပံ့ပိုးပေးရန်အတွက် IO ဒစ်ဂျစ်တယ် (IOD) စက်ပစ္စည်းများနှင့် IO Gearing (IOG) တို့ကို ချိတ်ဆက်ရန်အတွက်လည်း တာဝန်ရှိပါသည်။
  • ပြီးပြည့်စုံသောလေ့ကျင့်ရေးယန္တရားစီးဆင်းမှုကို 5. Timing Diagrams ကဏ္ဍတွင် ရှင်းပြထားသည်။
  • CoreRxIODBitAlign သည် နာရီပတ်လမ်းကြောင်းနှင့် ဆက်စပ်သော ဒေတာလမ်းကြောင်းမှ နှောင့်နှေးမှုကို ပေါင်းထည့်ခြင်း သို့မဟုတ် ဖယ်ရှားခြင်းကို ဒိုင်းနမစ်ဖြင့် ပံ့ပိုးပေးပါသည်။ ဤတွင် RX_DDRX_DYN အင်တာဖေ့စ်သည် အပေါ်ဘက်သို့ နှောင့်နှေးမှုများကို ပေါင်းထည့်ခြင်းဖြင့် နာရီမှဒေတာအနားသတ်လေ့ကျင့်မှုကို လုပ်ဆောင်ရန် CoreRxIODBitAlign အား ထိန်းချုပ်မှုများကို ပေးပါသည်။ CoreRxIODBitAlign သည် နောက်ပိုင်းတွင် ပြန်လည်အသုံးပြုနိုင်သည်။view (ထိပုတ်ပါနှောင့်နှေးမှုတစ်ခုစီ၏)၊ RX_DDRX_DYN အင်တာဖေ့စ်မှ တုံ့ပြန်မှုအခြေအနေအလံများကို သိမ်းဆည်းပါ။
  • CoreRxIODBitAlign သည် RX_DDRX_DYN အင်တာဖေ့စ်၏ ပြင်ပအခြေအနေသို့ မရောက်ရှိမချင်း နှိပ်လိုက်ခြင်းတိုင်းအတွက် လေ့ကျင့်မှုကို ဆက်လက်လုပ်ဆောင်သည်။
  • နောက်ဆုံးတွင်၊ CoreRxIODBitAlign သည် ပြီးပြည့်စုံသော တုံ့ပြန်ချက် အခြေအနေ အလံများကို ဖယ်ရှားသည်။ ဤအဆင့်သည် နာရီအစွန်းများမှ 90 ဒီဂရီဗဟိုပြုပြီး ဒေတာ၏ဘစ်ချိန်ညှိမှုကို အကောင်းဆုံးဖြစ်အောင် တွက်ချက်သည်။
  • ဘစ်ချိန်ညှိလေ့ကျင့်မှုကို အပြီးသတ်ရန် နောက်ဆုံးတွက်ချက်ထားသော နှိပ်နှောင့်နှေးမှုများကို RX_DDRX_DYN အင်တာဖေ့စ်တွင် တင်ထားသည်။
  • ဤ CoreRxIODBitAlign မှပံ့ပိုးပေးသောအင်္ဂါရပ်များကိုအောက်ပါအတိုင်းအသေးစိတ်ဖော်ပြထားသည်။

Dynamic Re-training Mechanism

မေးခွန်းတစ်ခုမေးပါ။

  • CoreRxIODBitAlign သည် တုံ့ပြန်မှုအခြေအနေအလံများ (IOD_EARLY/IOD_LATE) ကို စဉ်ဆက်မပြတ်စောင့်ကြည့်ပြီး အလံများပြောင်းနေခြင်းရှိမရှိ စစ်ဆေးသည်။
  • IP သည် ပထမဦးစွာ ယခင်တွက်ချက်ထားသော နှိပ်ချက်များကို အပေါ်နှင့်အောက်ဘက်သို့ +/- 4 ခေါက်ဖြင့် ချိန်ညှိပေးသည်။ သို့ဆိုလျှင်၊ အလံများပြောင်းသွားပါက IP သည် လေ့ကျင့်မှုကို ပြန်လည်စတင်စေသည်။MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-2

ကိုင်ဆောင်မှု ယန္တရား (မေးခွန်းတစ်ခုမေးပါ။)

  • လေ့ကျင့်မှုကို ထိန်းထားရန် လိုအပ်သည့်အခါ ဤအင်္ဂါရပ်ကို အသုံးပြုသည်။ BIT_ALGN_HOLD သည် တက်ကြွသောအဆင့်မြင့်ထည့်သွင်းမှုကိုအခြေခံပြီး လေ့ကျင့်မှုကိုဆက်လက်လုပ်ဆောင်ရန်အတွက် ထိန်းထားရန်နှင့် ဖျက်သိမ်းရန် အခိုင်အမာပြောဆိုရပါမည်။
  • ဤအင်္ဂါရပ်ကိုဖွင့်ရန် HOLD_TRNG ကန့်သတ်ဘောင်ကို 1 အဖြစ် သတ်မှတ်ရပါမည်။ ဤကန့်သတ်ချက်ကို မူရင်းအတိုင်း 0 ဟု သတ်မှတ်ထားသည်။

ယန္တရား ပြန်လည်စတင်ခြင်း (မေးခွန်းတစ်ခုမေးပါ။)

  • လေ့ကျင့်မှုကို ပြန်လည်စတင်ရန် ဤအင်္ဂါရပ်ကို အသုံးပြုသည်။ လေ့ကျင့်မှုကို ပြန်လည်စတင်ရန်၊ နာရီတစ်ခုအတွက် BIT_ALGN_RSTRT ထည့်သွင်းမှုကို အခိုင်အမာပြုလုပ်ရမည်ဖြစ်ပါသည်။
  • ၎င်းသည် BIT_ALGN_DONE ကို 0 နှင့် BIT_ALGN_START မှ 1 သို့ ပြန်လည်သတ်မှတ်ပေးသည့် IP ၏ ပျော့ပျောင်းသော ပြန်လည်သတ်မှတ်မှုကို စတင်သည်။

ယန္တရားကို ကျော်ရန် (မေးခွန်းတစ်ခုမေးပါ။)

  • သင်တန်းမလိုအပ်သည့်အခါတွင် ဤအင်္ဂါရပ်ကို အသုံးပြုပြီး ပြီးပြည့်စုံသော လေ့ကျင့်မှုကို ကျော်ဖြတ်နိုင်ပါသည်။ BIT_ALGN_SKIP သည် တက်ကြွသောအဆင့်ကိုအခြေခံထားသောထည့်သွင်းမှုဖြစ်ပြီး ပြီးပြည့်စုံသောလေ့ကျင့်မှုကိုကျော်သွားရန် အခိုင်အမာပြောဆိုရပါမည်။
  • ဤအင်္ဂါရပ်ကိုဖွင့်ရန် SKIP_TRNG ကန့်သတ်ဘောင်ကို 1 အဖြစ် သတ်မှတ်ရပါမည်။ ဤကန့်သတ်ချက်ကို မူရင်းအတိုင်း 0 ဟု သတ်မှတ်ထားသည်။

MIPI အခြေခံလေ့ကျင့်ရေးယန္တရား (မေးခွန်းတစ်ခုမေးပါ။)

  • ဤအင်္ဂါရပ်ကိုဖွင့်ရန် MIPI_TRNG ကန့်သတ်ဘောင်ကို 1 အဖြစ် သတ်မှတ်ရပါမည်။ သတ်မှတ်ပါက၊ ထို့နောက် LP_IN အဝင်ပေါက်ကို CoreRxIODBitAlign သို့ ပေါင်းထည့်သည်။
  • IP သည် လေ့ကျင့်မှုစတင်ရန် ဘောင်၏တရားဝင်စတင်မှုကို ညွှန်ပြသည့် LP_IN အဝင်ပေါက်၏ ပြိုလဲနေသောအစွန်းကို ထောက်လှမ်းသည်။

CoreRxIODBitAlign ပါရာမီတာများနှင့် အင်တာဖေ့စ်အချက်ပြမှုများ

မေးခွန်းတစ်ခုမေးပါ။

Configuration GUI Parameters (မေးခွန်းတစ်ခုမေးပါ။)

ဤ core release အတွက် ဖွဲ့စည်းမှု ကန့်သတ်ချက်များ မရှိပါ။

ဆိပ်ကမ်းများ (မေးခွန်းတစ်ခုမေးပါ။)

အောက်ပါဇယားသည် CoreRxIODBitAlign ၏ ဒီဇိုင်းတွင် အသုံးပြုသည့် အဝင်နှင့် အထွက် အချက်ပြများကို စာရင်းပြုစုထားသည်။

ဇယား ၂-၂။ Input နှင့် Output Signals များ

အချက်ပြ ဦးတည်ချက် ဆိပ်ကမ်းအကျယ် (ဘစ်) ဖော်ပြချက်
နာရီများ နှင့် ပြန်လည်သတ်မှတ်ပါ။
ပိုး ထည့်သွင်းခြင်း။ 1 အထည်နာရီ
PLL_LOCK ထည့်သွင်းခြင်း။ 1 PLL လော့ခ်
ပြန်သတ်မှတ်ပါ။ ထည့်သွင်းခြင်း။ 1 Active-Low asynchronous reset
ဒေတာဘတ်စ်နှင့် ထိန်းချုပ်ရေး
IOD_EARLY ထည့်သွင်းခြင်း။ 1 ဒေ သ ဘုရာ မျက်စိ အလံ ဆန်း
IOD_LATE ထည့်သွင်းခြင်း။ 1 Data eye monitor နောက်ကျရင် အလံပြပါ။
IOD_ OOR ထည့်သွင်းခြင်း။ 1 နှောင့်နှေးမျဉ်းအတွက် ဒေတာမျက်လုံး မော်နီတာ ဘောင်ပြင်ပ
BIT_ALGN_EYE_IN ထည့်သွင်းခြင်း။ 3 အသုံးပြုသူက data eye monitor width ကို သတ်မှတ်ပေးသည်။
BIT_ALGN_RSTRT ထည့်သွင်းခြင်း။ 1 Bit Align Training ပြန်လည်စတင်ခြင်း (Pulse-based assertion) 1— လေ့ကျင့်မှုကို ပြန်လည်စတင်ခြင်း 0— လေ့ကျင့်မှုကို ပြန်လည်စတင်ခြင်းမရှိပါ
BIT_ALGN_CLR_FLGS အထွက် 1 အစောပိုင်း သို့မဟုတ် နှောင်းပိုင်းအလံများကို ရှင်းလင်းပါ။
BIT_ALGN_LOAD အထွက် 1 မူရင်းအတိုင်း တင်ပါ။
BIT_ALGN_DIR အထွက် 1 အပေါ် သို့မဟုတ် အောက်သို့ မျဉ်းကြောင်းနှောင့်နှေးခြင်း ဦးတည်ချက် 1— အပေါ် (တိုး၍ 1 နှိပ်ပါ) 0— အောက် (လျှော့ 1 နှိပ်ပါ)
BIT_ALGN_MOVE အထွက် 1 သွေးခုန်နှုန်းရွှေ့ခြင်းတွင် နှောင့်နှေးမှုကို တိုးပေးပါ။
BIT_ALIGN_SKIP ထည့်သွင်းခြင်း။ 1 Bit Align လေ့ကျင့်မှု ကျော်သွား (အဆင့်အခြေခံ အခိုင်အမာ)

1— SKIP_TRNG ကန့်သတ်ဘောင်ကို 1 အဖြစ်သတ်မှတ်ထားမှသာ သင်တန်းကို ကျော်သွားပါ။

0- သင်တန်းကို ပုံမှန်အတိုင်း ဆက်လက်လုပ်ဆောင်ရမည်။

BIT_ALIGN_HOLD ထည့်သွင်းခြင်း။ 1 Bit Align လေ့ကျင့်မှုကို ထိန်းထား ( Level အလိုက် အခိုင်အမာ )

1— HOLD_TRNG ကန့်သတ်ဘောင်ကို 1 ဟုသတ်မှတ်ထားမှသာ လေ့ကျင့်မှုကို ထိန်းထားပါ

0- သင်တန်းကို ပုံမှန်အတိုင်း ဆက်လက်လုပ်ဆောင်ရမည်။

BIT_ALIGN_ERR အထွက် 1 Bit Align လေ့ကျင့်မှု အမှား (အဆင့်အခြေခံ အခိုင်အမာ) 1— အမှား 0— အမှားမရှိပါ
BIT_ALGN_START အထွက် 1 Bit Align လေ့ကျင့်မှုစတင်ခြင်း (အဆင့်အခြေခံပြောဆိုချက်) 1— စတင်ခဲ့သည် 0— မစတင်ပါ။
BIT_ALGN_DONE အထွက် 1 Bit Align လေ့ကျင့်မှုပြီးပါပြီ (အဆင့်အခြေခံပြောဆိုချက်) 1— ပြီးသည် 0— မပြီးသေးပါ။
အချက်ပြ ဦးတည်ချက် ဆိပ်ကမ်းအကျယ် (ဘစ်) ဖော်ပြချက်
LP_IN ထည့်သွင်းခြင်း။ 1 MIPI အခြေခံ ဘောင်သင်တန်း (အဆင့်အခြေခံ အခိုင်အမာ)

1- Active-Low signal သည် frame ၏စတင်မှုကိုညွှန်ပြရန် low ကိုအခိုင်အမာရမည်ဖြစ်ပြီး frame ၏အဆုံးတွင်သာဖျက်သိမ်းရမည်ဖြစ်သည်။

0— လေ့ကျင့်ရေးသည် ပုံမှန်အတိုင်း ဆက်လက်လုပ်ဆောင်ရမည်ဖြစ်ပြီး ဤအချက်ပြမှုကို အတွင်းပိုင်းတွင် နိမ့်ကျစွာ ချိတ်ထားရပါမည်။

DEM_BIT_ALGN_TAPDLY အထွက် 8 BIT_ALGN_DONE IP မှ သတ်မှတ်ပေးသည်နှင့် တပြိုင်နက် TAP နှောင့်နှေးမှုများကို တွက်ချက်ပြီး မှန်ကန်ပါသည်။
RX_BIT_ALIGN_LEFT_WIN အထွက် 8 ဘယ်ဘက်ဒေတာ မျက်လုံးမော်နီတာတန်ဖိုး

မှတ်ချက် - အထွက် BIT_ALGN_DONE ကို 1 အဖြစ် သတ်မှတ်ပြီး အထွက် BIT_ALGN_START ကို 0 ဟု သတ်မှတ်ထားမှသာ တန်ဖိုးများ အကျုံးဝင်ပါသည်။ ဘောင်အား SKIP_TRNG သတ်မှတ်ပါက ၎င်းသည် 0 သို့ ပြန်သွားမည်ဖြစ်သည်။

RX_BIT_ALIGN_RGHT_WIN အထွက် 8 Right Data Eye monitor တန်ဖိုး

မှတ်ချက် - အထွက် BIT_ALGN_DONE ကို 1 အဖြစ် သတ်မှတ်ပြီး အထွက် BIT_ALGN_START ကို 0 ဟု သတ်မှတ်ထားမှသာ တန်ဖိုးများ အကျုံးဝင်ပါသည်။ ဘောင်အား SKIP_TRNG သတ်မှတ်ပါက ၎င်းသည် 0 သို့ ပြန်သွားမည်ဖြစ်သည်။

Libero Design Suite တွင် CoreRxIODBitAlign ကို အကောင်အထည်ဖော်ခြင်း။

မေးခွန်းတစ်ခုမေးပါ။

SmartDesign (မေးခွန်းတစ်ခုမေးပါ။)

  • CoreRxIODBitAlign ကို SmartDesign IP အသုံးချမှု ဒီဇိုင်းပတ်ဝန်းကျင်တွင် ကြိုတင်ထည့်သွင်းထားသည်။ အောက်ပါပုံသည် ရည်းစားဟောင်းကို ပြသည်။ampချက်ချင်းလုပ်ဆောင်နိုင်သော CoreRxIODBitAlign
  • ပုံ 4-2 တွင်ပြထားသည့်အတိုင်း SmartDesign တွင်ရှိသော configuration window ကိုအသုံးပြု၍ Core ကို configure လုပ်ထားပါသည်။
  • cores များကို ချက်ခြင်းလုပ်ဆောင်ရန်နှင့် ထုတ်ပေးရန်အတွက် SmartDesign ကိုအသုံးပြုခြင်းဆိုင်ရာ နောက်ထပ်အချက်အလက်များအတွက်၊ ကြည့်ပါ။ SmartDesign အသုံးပြုသူလမ်းညွှန်.MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-3

SmartDesign တွင် CoreRxIODBitAlign ကို ပြင်ဆင်ခြင်း (မေးခွန်းတစ်ခုမေးပါ။)

  • အောက်ဖော်ပြပါပုံတွင်ပြထားသည့်အတိုင်း SmartDesign အတွင်း core ကို configuration GUI ကိုအသုံးပြု၍ configure လုပ်ထားပါသည်။MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-4

သရုပ်သကန်စီးဆင်းမှုများ (မေးခွန်းတစ်ခုမေးပါ။)

  • CoreRxIODBitAlign အတွက် အသုံးပြုသူ testbench သည် ထုတ်ဝေမှုအားလုံးတွင် ပါဝင်ပါသည်။
  • သရုပ်ဖော်မှုများကို လုပ်ဆောင်ရန် အောက်ပါအဆင့်ကို လုပ်ဆောင်ပါ- SmartDesign ရှိ User Testbench စီးဆင်းမှုကို ရွေးပါ၊ ထို့နောက် ထုတ်လုပ်ရန် အကန့်ရှိ သိမ်းဆည်းပြီး ထုတ်လုပ်မည်ကို နှိပ်ပါ။
  • အသုံးပြုသူ testbench ကို core testbench Configuration GUI မှတဆင့် ရွေးချယ်ထားသည်။ SmartDesign သည် Libero® SoC ပရောဂျက်ကို ထုတ်ပေးသောအခါ၊ ၎င်းသည် အသုံးပြုသူ testbench ကို ထည့်သွင်းသည်။ files.
  • အသုံးပြုသူ testbench ကို run ရန်၊ Libero SoC ဒီဇိုင်း hierarchy pane ရှိ ဒီဇိုင်းအမြစ်ကို CoreRxIODBitAlign instantiation သို့ သတ်မှတ်ပြီး Libero SoC Design Flow ဝင်းဒိုးရှိ Simulation ကိုနှိပ်ပါ။
  • ၎င်းသည် ModelSim® ကို ခေါ်ဆိုပြီး သရုပ်ပြမှုကို အလိုအလျောက် လုပ်ဆောင်သည်။
  • အောက်ပါပုံသည်ရည်းစားဟောင်းကိုပြသည်ampsimulation စနစ်ခွဲတစ်ခု၏ le ၎င်းသည် CoreRxIODitAlign ဖြင့် လှည့်ပတ်ခြင်းမုဒ်တွင် IOG_IOD အစိတ်အပိုင်း DDRX4 နှင့် DDTX4 ကို အသုံးပြုထားသည်။
  • ဤတွင်၊ PRBS ဒေတာကို DDTX4 မှ ဆက်တိုက် DDRX4 သို့ ပေးပို့ပြီး နောက်ဆုံးတွင်၊ သင်တန်းပြီးဆုံးပြီးနောက် ဒေတာခိုင်မာမှုကို စစ်ဆေးရန်အတွက် PRBS checker ကို အသုံးပြုပါသည်။MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-5

Libero SoC တွင် Synthesis (မေးခွန်းတစ်ခုမေးပါ။)

  • configuration GUI တွင် ရွေးချယ်ထားသော ဖွဲ့စည်းမှုပုံစံဖြင့် ပေါင်းစပ်ပေါင်းစပ်မှုကို လုပ်ဆောင်ရန်၊ ဒီဇိုင်းအမြစ်ကို သင့်လျော်စွာ သတ်မှတ်ပါ။ Implement Design အောက်တွင်၊ Design Flow tab တွင် Synthesize ကို right-click နှိပ်ပြီး Run ကိုနှိပ်ပါ။

Libero SoC တွင် နေရာနှင့် လမ်းကြောင်း (မေးခွန်းတစ်ခုမေးပါ။)

  • ဒီဇိုင်းအမြစ်ကို သင့်လျော်စွာ သတ်မှတ်ပြီးနောက် Synthesis ကို ဖွင့်ပါ။ Design Flow tab ရှိ Implement Design အောက်တွင် Place and Route ပေါ်တွင် right-click နှိပ်ပြီး Run ကိုနှိပ်ပါ။

စနစ်ပေါင်းစည်းခြင်း (မေးခွန်းတစ်ခုမေးပါ။)

  • ဤကဏ္ဍသည် CoreRxIODBitAlign ၏ပေါင်းစပ်မှုကို လွယ်ကူစေရန် အရိပ်အမြွက်ပြထားသည်။
  • အသုံးပြုထားသော Rx/Tx IOG သည် input နှင့် output mode အများအပြားကို ပံ့ပိုးပေးသည်။ နောက်ဆုံး ဆီလီကွန် လက္ခဏာရပ်ကို အခြေခံ၍ ဤဒေတာနှင့် နာရီနှုန်းထားများသည် နှေးကွေးနိုင်ပြီး အချို့ကိစ္စများတွင် ပိုမြန်နိုင်သည်။
  • အောက်ပါဇယားသည် ဒေတာနှင့် နာရီနှုန်းကို ဖော်ပြသည်။

ဇယား ၄-၁။ ဒေတာနှင့် နာရီနှုန်း

IOG မုဒ် ဦးတည်ချက် ဂီယာအချိုး Max IO Data Rate မျှော်မှန်းထားသည်။ IO နာရီ နှုန်းထား အူတိုင် နာရီ နှုန်းထား ဒေတာအမျိုးအစား
DDRX4 ထည့်သွင်းခြင်း။ ၁၁:၄၂ 1600 Mbps 800 MHz 200 MHz DDR

အောက်ပါပုံသည်ရည်းစားဟောင်းကိုပြသည်ampCoreRXIODBitAlign စနစ်ခွဲပေါင်းစည်းမှု၏ leMICROCHIP-v2-3-Gen-2-Device-Controller-FIG-6

  • ရှေ့စနစ်ခွဲသည် IOG_IOD အစိတ်အပိုင်း DDRX4 နှင့် DDTX4 ကို သရုပ်ဖော်ရန်အတွက် CoreRxIODBitAlign ဖြင့် Loopback မုဒ်တွင် အသုံးပြုသည်။ ဤတွင်၊ ထုတ်လုပ်လိုက်သော PRBS ဒေတာကို IOG_IOD_DDRTX4_0 မှ နံပါတ်စဉ်အတိုင်း IOG_IOD_DDRX4_PF_0 သို့ ပေးပို့ပါသည်။
  • CoreRxIODBitAlign သည် သင်တန်းကို အစိတ်အပိုင်း IOG_IOD_DDRX1_PF_0 ဖြင့် (BIT_ALIGN_START မှ 4 ဟု သတ်မှတ်ထားသည်၊ BIT_ALIGN_DONE မှ 0 ဟု သတ်မှတ်ထားသည်)၊ လေ့ကျင့်မှုပြီးသည်နှင့် နောက်ဆုံးတွင် (BIT_ALIGN_START 0 ဟု သတ်မှတ်ထားသည်၊ BIT_ALIGN_DONE တွင် 1) ဒေတာစစ်ဆေးရန်အတွက် PRIBS ကို အသုံးပြုပါသည်။

Testbench (မေးခွန်းတစ်ခုမေးပါ။)

  • အသုံးပြုသူ testbench ဟုခေါ်သော CoreRxIODBitAlign ကို စစ်ဆေးအတည်ပြုရန်နှင့် စမ်းသပ်ရန်အတွက် စုစည်းထားသော testbench ကို အသုံးပြုပါသည်။

အသုံးပြုသူ Testbench (မေးခွန်းတစ်ခုမေးပါ။)

  • အသုံးပြုသူ testbench တွင် CoreRxIODBitAlign ၏အင်္ဂါရပ်အချို့ကိုစစ်ဆေးသည့် CoreRxIODBitAlign ၏ထုတ်ဝေမှုများနှင့်အတူပါဝင်သည်။ အောက်ပါပုံသည် CoreRxIODBitAlign အသုံးပြုသူ testbench ကိုပြသသည်။MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-7
  • ရှေ့ပုံတွင်ပြထားသည့်အတိုင်း၊ အသုံးပြုသူ testbench တွင် Loopback မုဒ်တွင်အတည်ပြုရန် Microchip DirectCore CoreRxIODBitAlign DUT၊ PRBS_GEN၊ PRBS_CHK၊ CCC၊ IOG_IOD_TX နှင့် IOG_IOD_RX တို့ပါရှိသည်။
  • နာရီတည်ငြိမ်နေချိန်တွင် Clock Conditioning Circuit (CCC) သည် CORE_CLK နှင့် IO_CLK ကို မောင်းနှင်သည်။
  • PRBS_GEN သည် အပြိုင်ဒေတာကို IOG_IOD_TX သို့ မောင်းနှင်ပြီး၊ ထို့နောက် IOG_ID_RX သည် အမှတ်စဉ်ဒေတာကို အပြိုင်လက်ခံသည်။
  • CoreRxIODBitAlign DUT သည် IOD_CTRL အချက်ပြမှုများဖြင့် လေ့ကျင့်မှုကို လုပ်ဆောင်သည်။ သင်တန်းပြီးသည်နှင့်၊ ဒေတာခိုင်မာမှုအတွက် IOG_IOD_RX ဘလောက်မှဒေတာကိုစစ်ဆေးရန် PRBS_CHK ဘလောက်ကို ဖွင့်ထားသည်။
  • MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-9အရေးကြီးသည်- အသုံးပြုသူ testbench သည် ပုံသေဖွဲ့စည်းပုံကိုသာ ပံ့ပိုးပေးသည်။

အချိန်ဇယားများ

(မေးခွန်းတစ်ခုမေးပါ။)

  • ဤကဏ္ဍသည် CoreRxIODBitAlign ၏ အချိန်ကိုက်ဇယားကို ဖော်ပြသည်။

CoreRxIODBitAlign Training Timing Diagram (မေးခွန်းတစ်ခုမေးပါ။)

  • အောက်ပါအချိန်ပြဇယားသည် ဟောင်းတစ်ခုဖြစ်သည်။ampအောက်ပါ parameters များနှင့်အတူလေ့ကျင့်ရေးအစီစဉ်၏ le ။MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-8
  • CoreRxIODBitAlign သည် Fabric နာရီ သို့မဟုတ် SCLK သို့မဟုတ် CCC သို့မဟုတ် PLL အစိတ်အပိုင်းမှ OUT2_FABCLK_* ပေါ်တွင် အခြေခံ၍ အလုပ်လုပ်ပြီး PF_IOD_GENERIC_RX IOD အစိတ်အပိုင်းကို OUT*_HS_IO_CLK_* သို့မဟုတ် ဘဏ်နာရီ သို့မဟုတ် BCLK bit ချိန်ညှိမှုအပေါ် အခြေခံ၍ အလုပ်လုပ်ပါသည်။ ဤတွင်၊ PF_IOD_GENERIC_RX IOD အစိတ်အပိုင်းသည် ဘစ်ချိန်ညှိမှုအတွက် အမှတ်စဉ်ဒေတာကို လက်ခံရရှိပါသည်။ ဟောင်းအတွက်ample၊ လိုအပ်သောဒေတာနှုန်းသည် DDRx1000 Fabric မုဒ်တွင် 4 Mbps ဖြစ်ပါက၊ OUT2_FABCLK_0 သို့မဟုတ် SCLK ကို PLL သို့မဟုတ် CCC အစိတ်အပိုင်းမှ 125 MHz နှင့် OUT0_HS_IO_CLK_0 သို့မဟုတ် BCLK သို့ PF_IOD_GENERIC_RX အဖြစ် 500MHz ဖြစ်ရပါမည်။
  • CoreRxIODBitAlign သည် PLL_LOCK တည်ငြိမ်ပြီး မြင့်မားစွာမောင်းနှင်သည်နှင့်တစ်ပြိုင်နက် လေ့ကျင့်မှုကို စတင်သည်။ ထို့နောက် BIT_ALGN_START အမြင့်အတိုင်း BIT_ALGN_DONE အနိမ့်အတိုင်းမောင်းနှင်ခြင်းဖြင့် လေ့ကျင့်ရေးစတင်ပြီးနောက် PF_IOD_GENERIC_RX အစိတ်အပိုင်းရှိ ပုံသေဆက်တင်များကိုတင်ရန် အထွက် BIT_ALGN_LOAD ကို မောင်းနှင်ပါ။ BIT_ALGN_CLR_FLGS ကို IOD_EARLY၊ IOD_LATE နှင့် BIT_ALGN_OOR အလံများကို ရှင်းလင်းရန် အသုံးပြုပါသည်။
  • CoreRxIODBitAlign သည် TAP တိုင်းအတွက် BIT_ALGN_MOVE ဖြင့် BIT_ALGN_CLR_FLGS ဖြင့် ဆက်လက်လုပ်ဆောင်ပြီး IOD_EARLY နှင့် IOD_LATE အလံများကို မှတ်တမ်းတင်ပါသည်။ BIT_ALGN_OOR ကို PF_IOD_GENERIC_RX အစိတ်အပိုင်းမှ အမြင့်သတ်မှတ်ပြီးသည်နှင့်၊ CoreRxIODBitAlign သည် မှတ်တမ်းတင်ထားသော EARLY နှင့် LATE အလံများကို ဖယ်ရှားပြီး နာရီနှင့် ဒေတာဘစ်ချိန်ညှိမှုအတွက် လိုအပ်သော TAP နှောင့်နှေးမှုများကို တွက်ချက်ရန်အတွက် အကောင်းဆုံး အစောပိုင်းနှင့် နှောင်းပိုင်းအလံများကို ရှာဖွေသည်။
  • CoreRxIODBitAlign သည် တွက်ချက်ထားသော TAP နှောင့်နှေးမှုများကို တင်ပြီး သင်တန်းပြီးဆုံးကြောင်းညွှန်ပြရန် BIT_ALGN_START အနိမ့်နှင့် BIT_ALGN_DONE အမြင့်ကို မောင်းနှင်သည်။
  • CoreRxIODBitAlign သည် PF_IOD_GENERIC_RX အစိတ်အပိုင်းမှ ဆူညံသော IOD_EARLY သို့မဟုတ် IOD_LATE တုံ့ပြန်ချက်ပြောဆိုချက်ကို တွေ့ရှိပါက ပြန်လည်လေ့ကျင့်ခြင်းကို ဒိုင်းနမစ်ဖြင့် ဆက်လက်လုပ်ဆောင်သည်။ ဤတွင်၊ BIT_ALGN_DONE သည် ပြန်လည်သတ်မှတ်ပြီး နိမ့်ကျသွားပြီး BIT_ALGN_START သည် သင်တန်းပြန်လည်စတင်ချိန်ကိုညွှန်ပြရန်အတွက် CoreRxIODBitAlign မှ ထပ်မံမြင့်တင်ပေးပါသည်။ အချိန်ကုန်သည့်အခြေအနေသို့ရောက်ရှိသောအခါ အချိန်ကုန်သည့်ကောင်တာသည် လေ့ကျင့်ရေးပြီးဆုံးချိန်တွင် BIT_ALGN_ERR ကို အတည်ပြုသည်။
  • CoreRxIODBitAlign သည် လိုအပ်သည့်အခါတိုင်း လေ့ကျင့်မှုကို ပြန်လည်စတင်ရန်အတွက် အသုံးပြုသူအတွက် ပြန်လည်စတင်သည့် ယန္တရားကိုလည်း ပေးပါသည်။ BIT_ALGN_RSTRT input သည် active-high pulse မြင့်ရမည်၊ ဥပမာ၊ampရှစ်နာရီ။
  • ဤနေရာတွင် BIT_ALGN_DONE သည် ပြန်လည်သတ်မှတ်ပြီး နိမ့်ကျသွားပြီး BIT_ALGN_START သည် လေ့ကျင့်မှုအသစ်စတင်ခြင်းအား ညွှန်ပြရန်အတွက် CoreRxIODBitAlign မှ ထပ်မံမြင့်မားလာပါသည်။
  • CoreRxIODBitAlign သည် လေ့ကျင့်မှုကို အလယ်တွင်ထိန်းထားရန် လက်ကိုင်ယန္တရားကိုလည်း ထောက်ပံ့ပေးသည်။ ဤနေရာတွင် HOLD_TRNG ကန့်သတ်ဘောင်ကို 1 ဟု သတ်မှတ်ရမည်ဖြစ်ပြီး၊ ထို့နောက် CoreRxIODBitAlign သည် BIT_ALGN_HOLD ထည့်သွင်းမှုကို အသုံးပြုကာ လေ့ကျင့်မှုကျင်းပရန် CoreRxIODBitAlign လိုအပ်ပြီး ထည့်သွင်းမှု BIT_ALGN_HOLD နိမ့်သွားသည်နှင့် လေ့ကျင့်မှုကို ဆက်လက်လုပ်ဆောင်ရပါမည်။

နောက်ထပ်ကိုးကားချက်များ

(မေးခွန်းတစ်ခုမေးပါ။)

  • ဤအပိုင်းသည် အပိုအချက်အလက်များစာရင်းကို ပေးသည်။
  • ဆော့ဖ်ဝဲ၊ စက်ပစ္စည်းများနှင့် ဟာ့ဒ်ဝဲများအကြောင်း အပ်ဒိတ်များနှင့် ထပ်လောင်းအချက်အလက်များအတွက်၊ ဉာဏပစ္စည်းပိုင်ဆိုင်မှု စာမျက်နှာများပေါ်ရှိ ဝင်ရောက်ကြည့်ရှုပါ။ Microchip FPGA ဉာဏပစ္စည်းပိုင်ဆိုင်မှု Cores.

သိထားသော ပြဿနာများနှင့် ဖြေရှင်းနည်းများ (မေးခွန်းတစ်ခုမေးပါ။)

  • CoreRxIODBitAlign v2.3 တွင် သိထားသည့် ကန့်သတ်ချက်များ သို့မဟုတ် ဖြေရှင်းနည်းများ မရှိပါ။

ရပ်ဆိုင်းလိုက်သော အင်္ဂါရပ်များနှင့် စက်များ (မေးခွန်းတစ်ခုမေးပါ။)

  • CoreRxIODBitAlign v2.3 တွင် ရပ်ဆိုင်းလိုက်သော အင်္ဂါရပ်များနှင့် စက်ပစ္စည်းများ မရှိပါ။

ဖြေရှင်းပြီးသားကိစ္စများ

(မေးခွန်းတစ်ခုမေးပါ။)

  • အောက်ပါဇယားသည် CoreRxIODbitAlign ထုတ်ဝေမှုများအတွက် ဖြေရှင်းထားသော ပြဿနာအားလုံးကို စာရင်းပြုစုထားသည်။

ဇယား ၆-၁။ ဖြေရှင်းပြီးသားကိစ္စများ

လွှတ်ပေးပါ။ ဖော်ပြချက်
2.3 ဤ v2.3 ထွက်ရှိမှုတွင် ဖြေရှင်းပြီးသား ပြဿနာများ မရှိပါ။
2.2 ဤ v2.2 ထွက်ရှိမှုတွင် ဖြေရှင်းပြီးသား ပြဿနာများ မရှိပါ။
1.0 ကနဦးဖြန့်ချိမှု

စက်ပစ္စည်းအသုံးပြုမှုနှင့် စွမ်းဆောင်ရည်

(မေးခွန်းတစ်ခုမေးပါ။)

CoreRxIODBitAlign macro ကို အောက်ပါဇယားတွင်ဖော်ပြထားသော မိသားစုများတွင် အကောင်အထည်ဖော်သည်။

ဇယား ၈-၁။ စက်ပစ္စည်းအသုံးပြုမှုနှင့် စွမ်းဆောင်ရည်

ကိရိယာ အသေးစိတ် FPGA အရင်းအမြစ်များ စွမ်းဆောင်ရည် (MHz)
မိသားစု ကိရိယာ DFF LUTs ယုတ္တိဗေဒ ဒြပ်စင် ပိုး
PolarFire® MPF300TS 788 1004 1432 261
PolarFire SoC MPF250TS 788 1004 1416 240
  • MICROCHIP-v2-3-Gen-2-Device-Controller-FIG-9အရေးကြီးသည် ရှေ့ဇယားရှိဒေတာသည် Libero® SoC v2023.2 ကို အသုံးပြု၍ ရရှိသည်။
  • ရှေ့ဇယားရှိ ဒေတာများကို ပုံမှန်ပေါင်းစပ်ပေါင်းစပ်မှုနှင့် အပြင်အဆင်ဆက်တင်များကို အသုံးပြု၍ ရရှိသည်။
  • အောက်ပါ ထိပ်တန်းအဆင့် ဖွဲ့စည်းမှု GUI ဘောင်များကို ၎င်းတို့၏ မူရင်းတန်ဖိုးများမှ ပြုပြင်မွမ်းမံထားသည်။
  • အောက်ပါတို့သည် မူရင်းတန်ဖိုးများဖြစ်သည်-
    • SKIP_TRNG = ၁၀
    • HOLD_TRNG = ၁၀
    • MIPI_TRNG = ၁၀
    • DEM_TAP_WAIT_CNT_WIDTH = ၁၀
  • အောက်ပါတို့သည် စွမ်းဆောင်ရည်နံပါတ်များရရှိရန် အသုံးပြုသည့် နာရီကန့်သတ်ချက်များဖြစ်သည်-
    • SCLK = 200 MHz
    • အမြန်နှုန်း = −၁
  • ဖြတ်သန်းမှုအား အောက်ပါအတိုင်း တွက်ချက်သည်- (ဘစ်အကျယ်/ စက်ဝိုင်းအရေအတွက်) × နာရီနှုန်း (စွမ်းဆောင်ရည်)။

ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

(မေးခွန်းတစ်ခုမေးပါ။)

တည်းဖြတ်မှုမှတ်တမ်းသည် စာရွက်စာတမ်းတွင် အကောင်အထည်ဖော်ခဲ့သော အပြောင်းအလဲများကို ဖော်ပြသည်။ အပြောင်းအလဲများကို လက်ရှိထုတ်ဝေမှုအများဆုံးမှ စတင်၍ ပြန်လည်ပြင်ဆင်ခြင်းဖြင့် စာရင်းပြုစုထားပါသည်။

ဇယား ၄-၁။ ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

ပြန်လည်ပြင်ဆင်ခြင်း။ ရက်စွဲ ဖော်ပြချက်
B ၅/၅ အောက်ပါတို့သည် စာရွက်စာတမ်း၏ ပြန်လည်ပြင်ဆင်မှု B တွင် အပြောင်းအလဲများစာရင်းဖြစ်သည်-

• CoreRxIODBitAlign v2.3 အတွက် အပ်ဒိတ်လုပ်ထားသည်။

• နိဒါန်းကဏ္ဍတွင် ပြောင်းလဲမှုမှတ်တမ်း အချက်အလက်ကို ထည့်သွင်းထားသည်။

• အပ်ဒိတ်လုပ်ထားသော 8. စက်ပစ္စည်းအသုံးပြုမှုနှင့် စွမ်းဆောင်ရည်ကဏ္ဍ

• Added 7. Resolved Issues ကဏ္ဍ

A ၅/၅ အောက်ပါတို့သည် စာရွက်စာတမ်း၏ ပြန်လည်ပြင်ဆင်မှု A တွင် အပြောင်းအလဲများစာရင်းဖြစ်သည်-

• စာရွက်စာတမ်းအား Microchip နမူနာပုံစံသို့ ရွှေ့ပြောင်းထားသည်။

• စာရွက်စာတမ်းနံပါတ် 50200861 မှ DS50003255 သို့ ပြောင်းလဲခဲ့သည်။

3 အောက်ပါတို့သည် စာရွက်စာတမ်း၏ ပြန်လည်ပြင်ဆင်မှု 3 တွင် အပြောင်းအလဲများစာရင်းဖြစ်သည်-

• CoreRxIODBitAlign v2.2 အတွက် အပ်ဒိတ်လုပ်ထားသည်။

• ထိပ်ရှိ ဘယ်ညာ ဒေတာမျက်လုံးအချက်ပြမှုများအတွက် အသုံးပြုသူလမ်းညွှန်ကို အပ်ဒိတ်လုပ်ထားသည်။ နောက်ထပ်အချက်အလက်များအတွက်၊ ပုံ 2-1 နှင့် 3.2 ကို ကိုးကားပါ။ ဆိပ်ကမ်းများ။

2 အောက်ပါတို့သည် စာရွက်စာတမ်း၏ ပြန်လည်ပြင်ဆင်မှု 2 တွင် အပြောင်းအလဲများစာရင်းဖြစ်သည်-

• CoreRxIODBitAlign v2.1 အတွက် အပ်ဒိတ်လုပ်ထားသည်။

• အပ်ဒိတ်လုပ်ထားသည်- 2. Functional Description နှင့် 5. Timing Diagrams။

1 Revision 1.0 သည် ဤစာတမ်း၏ ပထမဆုံးထုတ်ဝေမှုဖြစ်သည်။ CoreRxIODBitAlign v2.0 အတွက် ဖန်တီးထားသည်။

Microchip FPGA ပံ့ပိုးမှု

  • Microchip FPGA ထုတ်ကုန်အုပ်စုသည် ၎င်း၏ထုတ်ကုန်များကို ဖောက်သည်ဝန်ဆောင်မှု၊ ဖောက်သည်နည်းပညာပံ့ပိုးမှုစင်တာ၊ a website နှင့် ကမ္ဘာတစ်ဝှမ်းရှိ အရောင်းရုံးများ။
  • သုံးစွဲသူများသည် ၎င်းတို့၏မေးမြန်းချက်များကို ဖြေပြီးသားဖြစ်နိုင်ချေရှိသောကြောင့် အကူအညီမဆက်သွယ်မီ Microchip အွန်လိုင်းအရင်းအမြစ်များကို သွားရောက်ကြည့်ရှုရန် အကြံပြုအပ်ပါသည်။
  • နည်းပညာပံ့ပိုးကူညီရေးစင်တာကို ဆက်သွယ်ပါ။ website မှာ www.microchip.com/support. ဖော်ပြပါ
  • FPGA စက်ပစ္စည်းအပိုင်းနံပါတ်၊ သင့်လျော်သောကိစ္စရပ်အမျိုးအစားကို ရွေးချယ်ပြီး ဒီဇိုင်းကို အပ်လုဒ်လုပ်ပါ။ fileနည်းပညာပိုင်းဆိုင်ရာ ပံ့ပိုးကူညီမှု ကိစ္စတစ်ခုကို ဖန်တီးနေစဉ်။
  • ထုတ်ကုန်စျေးနှုန်း၊ ထုတ်ကုန်အဆင့်မြှင့်တင်မှု၊ အပ်ဒိတ်အချက်အလက်၊ မှာယူမှုအခြေအနေနှင့် ခွင့်ပြုချက်ကဲ့သို့သော နည်းပညာမဟုတ်သော ထုတ်ကုန်ပံ့ပိုးမှုအတွက် ဖောက်သည်ဝန်ဆောင်မှုကို ဆက်သွယ်ပါ။
  • မြောက်အမေရိကမှ 8002621060 ကိုခေါ်ဆိုပါ။
  • ကမ္ဘာတစ်ဝှမ်းမှ 6503184460 ကိုခေါ်ဆိုပါ။
  • Fax၊ ကမ္ဘာပေါ်ရှိ မည်သည့်နေရာမှမဆို၊ 6503188044

Microchip အချက်အလက်

Microchip ပါ။ Website

  • Microchip သည် ကျွန်ုပ်တို့မှ တစ်ဆင့် အွန်လိုင်း ပံ့ပိုးမှု ပေးပါသည်။ website မှာ www.microchip.com/. ဒီ website ကိုဖန်တီးရန်အသုံးပြုသည်။ files နှင့် အချက်အလက်များကို ဖောက်သည်များအတွက် အလွယ်တကူ ရရှိနိုင်သည်။ ရရှိနိုင်သောအကြောင်းအရာအချို့တွင်-
  • ထုတ်ကုန်ပံ့ပိုးမှု - ဒေတာစာရွက်များနှင့်အမှားအယွင်းများ၊ လျှောက်လွှာမှတ်စုများနှင့် sample ပရိုဂရမ်များ၊ ဒီဇိုင်းအရင်းအမြစ်များ၊ အသုံးပြုသူ၏လမ်းညွှန်ချက်များနှင့် ဟာ့ဒ်ဝဲပံ့ပိုးမှုစာရွက်စာတမ်းများ၊ နောက်ဆုံးထွက်ဆော့ဖ်ဝဲလ်များနှင့် မော်ကွန်းတင်ထားသောဆော့ဖ်ဝဲများ
  • အထွေထွေနည်းပညာပံ့ပိုးမှု - မကြာခဏမေးလေ့ရှိသောမေးခွန်းများ (FAQs)၊ နည်းပညာဆိုင်ရာ ပံ့ပိုးကူညီမှုတောင်းဆိုမှုများ၊ အွန်လိုင်းဆွေးနွေးမှုအဖွဲ့များ၊ Microchip ဒီဇိုင်းမိတ်ဖက်ပရိုဂရမ်အဖွဲ့ဝင်စာရင်း
  • Microchip လုပ်ငန်း- ကုန်ပစ္စည်းရွေးချယ်ခြင်းနှင့် မှာယူခြင်းလမ်းညွှန်များ၊ နောက်ဆုံးထုတ် Microchip သတင်းထုတ်ပြန်ချက်များ၊ ဆွေးနွေးပွဲများနှင့် ပွဲများစာရင်းများ၊ Microchip အရောင်းရုံးများစာရင်းများ၊ ဖြန့်ဖြူးသူများနှင့် စက်ရုံကိုယ်စားလှယ်များ၊

ထုတ်ကုန်ပြောင်းလဲမှု အကြောင်းကြားချက် ဝန်ဆောင်မှု

  • Microchip ၏ထုတ်ကုန်ပြောင်းလဲမှုသတိပေးချက်ဝန်ဆောင်မှုသည် သုံးစွဲသူများအား Microchip ထုတ်ကုန်များပေါ်တွင် လက်ရှိရှိနေစေရန် ကူညီပေးပါသည်။
  • စာရင်းသွင်းသူများသည် သတ်မှတ်ထားသော ထုတ်ကုန်မိသားစု သို့မဟုတ် စိတ်ပါဝင်စားသော ဖွံ့ဖြိုးတိုးတက်ရေးကိရိယာတစ်ခုနှင့် ပတ်သက်သည့် အပြောင်းအလဲများ၊ အပ်ဒိတ်များ၊ တည်းဖြတ်မှုများ သို့မဟုတ် အမှားအယွင်းများ ရှိတိုင်း အီးမေးလ်အကြောင်းကြားချက်များကို ရရှိပါမည်။
  • စာရင်းသွင်းရန်၊ သို့သွားပါ။ www.microchip.com/pcn မှတ်ပုံတင်ရန် ညွှန်ကြားချက်များကို လိုက်နာပါ။

ဖောက်သည်ပံ့ပိုးမှု

  • Microchip ထုတ်ကုန်များကို အသုံးပြုသူများသည် ချန်နယ်များစွာမှတစ်ဆင့် အကူအညီများ ရရှိနိုင်ပါသည်။
  • ဖြန့်ဖြူးသူ သို့မဟုတ် ကိုယ်စားလှယ်
  • ပြည်တွင်းအရောင်းရုံး
  • Embedded Solutions Engineer (ESE)
  • နည်းပညာနှင့်ပတ်သက်သောအထောက်အပံ့
  • ဝယ်ယူသူများသည် ၎င်းတို့၏ ဖြန့်ဖြူးရောင်းချသူ၊ ကိုယ်စားလှယ် သို့မဟုတ် ESE ကို ပံ့ပိုးကူညီရန် ဆက်သွယ်သင့်သည်။ ဖောက်သည်များကို ကူညီရန် ဒေသတွင်း အရောင်းရုံးများလည်း ရှိသည်။ အရောင်းရုံးများနှင့် တည်နေရာများစာရင်းကို ဤစာတမ်းတွင် ထည့်သွင်းထားသည်။
  • နည်းပညာပိုင်းဆိုင်ရာ ပံ့ပိုးကူညီမှုများကိုလည်း ရရှိနိုင်ပါသည်။ webဆိုက်- www.microchip.com/support

Microchip Devices Code Protection Feature

  • မှတ်ချက် Microchip ထုတ်ကုန်များတွင် ကုဒ်ကာကွယ်ရေးအင်္ဂါရပ်၏ အောက်ပါအသေးစိတ်အချက်များ။
  • Microchip ထုတ်ကုန်များသည် ၎င်းတို့၏ သီးခြား Microchip Data Sheet တွင်ပါရှိသော သတ်မှတ်ချက်များနှင့် ကိုက်ညီပါသည်။
  • ရည်ရွယ်ထားသည့်ပုံစံ၊ လည်ပတ်မှုသတ်မှတ်ချက်များအတွင်းနှင့် ပုံမှန်အခြေအနေများတွင် အသုံးပြုသည့်အခါ ၎င်း၏ထုတ်ကုန်မိသားစုသည် လုံခြုံသည်ဟု Microchip က ယုံကြည်သည်။
  • Microchip သည် တန်ဖိုးရှိပြီး ၎င်း၏ ဉာဏမူပိုင်ခွင့်အခွင့်အရေးများကို ပြင်းပြင်းထန်ထန် ကာကွယ်ပေးသည်။ Microchip ထုတ်ကုန်များ၏ ကုဒ်အကာအကွယ်အင်္ဂါရပ်များကို ချိုးဖောက်ရန် ကြိုးပမ်းမှုများကို တင်းတင်းကျပ်ကျပ် တားမြစ်ထားပြီး Digital Millennium မူပိုင်ခွင့်အက်ဥပဒေကို ချိုးဖောက်နိုင်သည်။
  • Microchip နှင့် အခြား semiconductor ထုတ်လုပ်သူ နှစ်ဦးလုံးသည် ၎င်း၏ကုဒ်၏ လုံခြုံရေးကို အာမခံနိုင်မည်မဟုတ်ပေ။ ကုဒ်အကာအကွယ်သည် ကျွန်ုပ်တို့သည် ထုတ်ကုန်သည် “မပျက်စီးနိုင်သော” ဖြစ်သည်ဟု အာမခံသည်ဟု မဆိုလိုပါ။
  • ကုဒ်အကာအကွယ်သည် အဆက်မပြတ် ပြောင်းလဲနေသည်။ Microchip သည် ကျွန်ုပ်တို့၏ထုတ်ကုန်များ၏ ကုဒ်ကာကွယ်ရေးအင်္ဂါရပ်များကို စဉ်ဆက်မပြတ်တိုးတက်ကောင်းမွန်အောင်လုပ်ဆောင်ရန် ကတိပြုပါသည်။

ဥပဒေသတိပေးချက်

  • ဤထုတ်ဝေမှုနှင့် ဤနေရာတွင်ရှိအချက်အလက်များကို Microchip ထုတ်ကုန်များကို ဒီဇိုင်းထုတ်ခြင်း၊ စမ်းသပ်ခြင်းနှင့် Microchip ထုတ်ကုန်များကို သင့်အက်ပ်လီကေးရှင်းနှင့် ပေါင်းစပ်ရန်အပါအဝင် Microchip ထုတ်ကုန်များနှင့်သာ အသုံးပြုနိုင်ပါသည်။ ဤအချက်အလက်ကို အခြားနည်းဖြင့် အသုံးပြုခြင်းသည် ဤစည်းကမ်းချက်များကို ချိုးဖောက်ပါသည်။ စက်ပစ္စည်းအပလီကေးရှင်းများနှင့်ပတ်သက်သည့် အချက်အလက်များကို သင့်အဆင်ပြေစေရန်အတွက်သာ ပံ့ပိုးပေးထားပြီး အပ်ဒိတ်များဖြင့် အစားထိုးနိုင်ပါသည်။ သင့်လျှောက်လွှာသည် သင့်သတ်မှတ်ချက်များနှင့် ကိုက်ညီကြောင်း သေချာစေရန်မှာ သင့်တာဝန်ဖြစ်သည်။ အပိုပံ့ပိုးကူညီမှုများအတွက် သင်၏ဒေသခံ Microchip အရောင်းရုံးသို့ ဆက်သွယ်ပါ သို့မဟုတ် အပိုပံ့ပိုးကူညီမှုအား တွင် ရယူပါ။ www.microchip.com/en-us/support/design-help/client-support-services.
  • ဤအချက်အလက်များကို Microchip “ရှိသကဲ့သို့” မှ ပံ့ပိုးပေးပါသည်။ MICROCHIP သည် မည်သည့်အမျိုးအစားကိုမဆို ကိုယ်စားပြုခြင်း သို့မဟုတ် အာမခံချက်များအား ဖော်ပြခြင်း သို့မဟုတ် အဓိပ္ပါယ်ဖွင့်ဆိုသည်ဖြစ်စေ စာဖြင့်ဖြစ်စေ သို့မဟုတ် နှုတ်ဖြင့်ဖြစ်စေ၊ ဥပဒေအရဖြစ်စေ သို့မဟုတ် အခြားနည်းဖြင့်ဖြစ်စေ ပါဝင်သည့်အချက်အလက်များနှင့်သက်ဆိုင်သော်လည်း အကန့်အသတ်မရှိ ဖော်ပြထားသည်ဖြစ်စေ ချိုးဖောက်မှုမရှိသော၊ ရောင်းဝယ်ဖောက်ကားခြင်းနှင့် ကြံ့ခိုင်မှုတို့သည် ၎င်း၏အခြေအနေ၊ အရည်အသွေး သို့မဟုတ် စွမ်းဆောင်ရည်နှင့်သက်ဆိုင်သော အာမခံချက်များ သို့မဟုတ် အထူးရည်ရွယ်ချက်အတွက် သို့မဟုတ် အာမခံချက်။
  • သွယ်ဝိုက်သော၊ အထူး၊ ပြစ်ဒဏ်ခတ်သော၊ မတော်တဆ သို့မဟုတ် အကျိုးဆက်ဖြစ်သော ဆုံးရှုံးမှု၊ ပျက်စီးမှု၊ ကုန်ကျစရိတ်၊ ကုန်ကျစရိတ်၊ သို့မဟုတ် စရိတ်စကတစ်မျိုးမျိုးအတွက် Microchip တွင် တာဝန်ရှိမည်မဟုတ်ပါ။ ၏အကြံပြုထားသည့်အတိုင်း ဖြစ်နိုင်ခြေ သို့မဟုတ် ပျက်စီးမှုများသည် မှန်းဆနိုင်သည်။ ဥပဒေအရ ခွင့်ပြုထားသော အတိုင်းအတာအထိ၊ သတင်းအချက်အလက်နှင့် သက်ဆိုင်သည့် မည်သည့်နည်းလမ်းဖြင့်မဆို တောင်းဆိုမှုအားလုံးတွင် Microchip ၏ စုစုပေါင်းတာဝန်ဝတ္တရားမှာ အချက်အလက်များ သို့မဟုတ် ၎င်း၏အသုံးပြုမှုအတွက် အခကြေးငွေပမာဏကို ကျော်လွန်မည်မဟုတ်ပါ၊ အကယ်၍ သင့်တွင် ပေးချေရမည့်ငွေအတွက်
  • အသက်ကယ်ထောက်ပံ့မှုနှင့်/သို့မဟုတ် ဘေးကင်းရေးအပလီကေးရှင်းများတွင် Microchip စက်ပစ္စည်းများကို အသုံးပြုခြင်းသည် ဝယ်သူ၏အန္တရာယ်မှာ လုံးလုံးလျားလျားဖြစ်ပြီး ဝယ်ယူသူသည် ယင်းအသုံးပြုမှုမှရရှိလာသော ပျက်စီးဆုံးရှုံးမှုများ၊ အရေးဆိုမှုများ၊ လျော်ကြေးများ သို့မဟုတ် ကုန်ကျစရိတ်များမှ ကာကွယ်ရန်၊ လျော်ကြေးပေးရန်၊ ကိုင်ဆောင်ရန် သဘောတူပါသည်။ မည်သည့် Microchip ဉာဏပစ္စည်းမူပိုင်ခွင့်အခွင့်အရေးများအောက်တွင်၊ သွယ်ဝိုက်၍ဖြစ်စေ၊ အခြားနည်းဖြင့်ဖြစ်စေ လိုင်စင်များကို အခြားနည်းဖြင့်ဖော်ပြခြင်းမပြုဘဲ ဖြန့်ဝေခြင်းမပြုပါ။

ကုန်အမှတ်တံဆိပ်များ

  • Microchip အမည်နှင့် လိုဂို၊ Microchip လိုဂို၊ Adaptec၊ AVR၊ AVR လိုဂို၊ AVR Freaks၊ BesTime၊ BitCloud၊ CryptoMemory၊ CryptoRF၊ dsPIC၊ flexPWR၊ HELDO၊ IGLOO၊ JukeBlox၊ KeeLoq၊ Kleer၊ LANCheck၊ LinkMD, maXtouch MediaLB၊ megaAVR၊ Microsemi၊ Microsemi လိုဂို၊ အများစု၊ အများဆုံး လိုဂို၊ MPLAB၊ OptoLyzer၊ PIC၊ picoPower၊ PICSTART၊ PIC32 လိုဂို၊ PolarFire၊ Prochip ဒီဇိုင်နာ၊ QTouch၊ SAM-BA၊ SenGenuity၊ SpyNIC၊ SST၊ SST Logoym၊ SuperFlash၊ ၊ SyncServer၊ Tachyon၊ TimeSource၊ tinyAVR၊ UNI/O၊ Vectron နှင့် XMEGA တို့သည် USA နှင့် အခြားနိုင်ငံများရှိ Microchip Technology Incorporated ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။
  • AgileSwitch၊ ClockWorks၊ The Embedded Control Solutions ကုမ္ပဏီ၊ EtherSynch၊ Flashtec၊ Hyper Speed ​​Control၊ HyperLight Load၊ Libero၊ မော်တာခုံတန်းလျား၊ mTouch၊ Powermite 3၊ Precision Edge၊ ProASIC၊ ProASIC Plus၊ ProASIC Plus လိုဂို၊ Quiet-Wire၊ SmartFusion၊ SyncWorld ၊ TimeCesium၊ TimeHub၊ TimePictra၊ TimeProvider နှင့် ZL တို့သည် USA ရှိ Microchip Technology Incorporated ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်
  • ကပ်လျက်သော့ ဖိနှိပ်မှု ၊ DAM၊ ECAN၊ Espresso T1S၊ EtherGREEN၊ EyeOpen၊ GridTime၊ IdealBridge၊ IGaT၊ In-Circuit Serial Programming၊ ICSP၊ INICnet၊ Intelligent Paralleling၊ IntelliMOS၊ Inter-Chip ချိတ်ဆက်မှု၊ JitterBlocker၊ Knob-on-Crypto၊ အများဆုံးView၊ အမြှေးပါး၊ Mindi၊ MiWi၊ MPASM၊ MPF၊ MPLAB လက်မှတ်ရလိုဂို၊ MPLIB၊ MPLINK၊ mSiC၊ MultiTRAK၊ NetDetach၊ Omniscient Code Generation၊ PICDEM၊ PICDEM.net၊ PICkit၊ PICtail၊ Power MOS IV၊ Power MOS 7၊ PowerSmart၊ PureSili ၊ QMatrix၊ REAL ICE၊ Ripple Blocker၊ RTAX၊ RTG4၊ SAM-ICE၊ Serial Quad I/O၊
  • ရိုးရှင်းသောမြေပုံ၊ SimpliPHY၊ SmartBuffer၊ SmartHLS၊ SMART-IS၊ storClad၊ SQI၊ SuperSwitcher၊ SuperSwitcher II၊ Switchtec၊ SynchroPHY၊ စုစုပေါင်းခံနိုင်ရည်၊ ယုံကြည်ရသောအချိန်၊ TSHARC၊ Turing၊ USBCheck၊ VariSense၊ VectorBlox၊ VeriPHY၊ ViewSpan၊ WiperLock၊
  • XpressConnect နှင့် ZENA တို့သည် USA နှင့် အခြားနိုင်ငံများတွင် Microchip Technology Incorporated ၏ ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။
  • SQTP သည် USA တွင်ထည့်သွင်းထားသော Microchip Technology ၏ဝန်ဆောင်မှုအမှတ်အသားတစ်ခုဖြစ်သည်။
  • Adaptec လိုဂို၊ ဝယ်လိုအားရှိ ကြိမ်နှုန်း၊ Silicon Storage Technology နှင့် Symmcom တို့သည် အခြားနိုင်ငံများတွင် Microchip Technology Inc. ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။
  • GestIC သည် Microchip Technology Germany II GmbH & Co. KG ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်တစ်ခုဖြစ်ပြီး အခြားနိုင်ငံများရှိ Microchip Technology Inc. ၏ လုပ်ငန်းခွဲတစ်ခုဖြစ်သည်။
  • ဤနေရာတွင်ဖော်ပြထားသော အခြားကုန်အမှတ်တံဆိပ်များအားလုံးသည် ၎င်းတို့၏သက်ဆိုင်ရာကုမ္ပဏီများ၏ပိုင်ဆိုင်မှုဖြစ်သည်။
  • © 2024၊ Microchip Technology Incorporated နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ။ မူပိုင်ခွင့်များရယူပြီး။
  • ISBN- 9781668339879

အရည်အသွေးစီမံခန့်ခွဲမှုစနစ်

  • Microchip ၏ အရည်အသွေးစီမံခန့်ခွဲမှုစနစ်များနှင့် ပတ်သက်သော အချက်အလက်များအတွက် ကျေးဇူးပြု၍ ဝင်ရောက်ကြည့်ရှုပါ။ www.microchip.com/quality.

ကမ္ဘာတစ်ဝှမ်း အရောင်းနှင့် ဝန်ဆောင်မှု

အမေရိကား အာရှ/ပစိဖိတ်ဒေသ အာရှ/ပစိဖိတ်ဒေသ ဥရောပ
အသင်းအဖွဲ့ ရုံး

2355 အနောက် Chandler Blvd Chandler၊ AZ 85224-6199

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

နည်းပညာနှင့်ပတ်သက်သောအထောက်အပံ့: www.microchip.com/support Web လိပ်စာ- www.microchip.com

အတ္တလန်တာ

Duluth၊ GA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

အော်စတင်၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဘော်စတွန် Westborough, MA ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ချီကာဂို

Itasca, IL

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဒါလား

Addison၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဒက်ထရွိုက်

Novi, MI

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဟူစတန်၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

အင်ဒီယာနာပိုလစ် Noblesville၊ Tel: IN ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

လော့စ်အိန်ဂျလိစ် Mission Viejo, CA ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

Raleigh၊ NC

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

အသစ် ယော့ခ်၊ NY

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

စန်း ဟိုဆေး၊ CA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ကနေဒါ တိုရွန်တို

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

သြစတြေးလျ ဆစ်ဒနီ

Tel: 61-2-9868-6733

တရုတ်-ပေကျင်း

Tel: 86-10-8569-7000

တရုတ်-ချန်ဒူး

Tel: 86-28-8665-5511

တရုတ်-ချုံကင်း

Tel: 86-23-8980-9588

တရုတ် - Dongguan

Tel: 86-769-8702-9880

တရုတ်-ကွမ်ကျိုး

Tel: 86-20-8755-8029

တရုတ် - Hangzhou

Tel: 86-571-8792-8115

တရုတ် ဟောင် ကောင် SAR

Tel: 852-2943-5100

တရုတ်-နန်ကျင်း

Tel: 86-25-8473-2460

တရုတ် - Qingdao

Tel: 86-532-8502-7355

တရုတ်-ရှန်ဟိုင်း

Tel: 86-21-3326-8000

တရုတ် - ရှန်ယန်း

Tel: 86-24-2334-2829

တရုတ်-ရှန်ကျန်း

Tel: 86-755-8864-2200

တရုတ် - Suzhou

Tel: 86-186-6233-1526

တရုတ်-ဝူဟန်

Tel: 86-27-5980-5300

တရုတ်-ရှန်း

Tel: 86-29-8833-7252

တရုတ် – Xiamen

Tel: 86-592-2388138

တရုတ်-ဇူဟိုင်

Tel: 86-756-3210040

အိန္ဒိယ လိုးသည်။

Tel: 91-80-3090-4444

အိန္ဒိယ - နယူးဒေလီ

Tel: 91-11-4160-8631

အိန္ဒိယ ပူနေ

Tel: 91-20-4121-0141

ဂျပန် အိုဆာကာ

Tel: 81-6-6152-7160

ဂျပန် တိုကျို

Tel: 81-3-6880- 3770

ကိုရီးယား - ဒေဂူ

Tel: 82-53-744-4301

ကိုရီးယား - ဆိုးလ်

Tel: 82-2-554-7200

မလေးရှား - ကွာလာ လမ်ပူ

Tel: 60-3-7651-7906

မလေးရှား-ပီနန်

Tel: 60-4-227-8870

ဖိလစ်ပိုင် မနီလာ

Tel: 63-2-634-9065

စင်္ကာပူ

Tel: 65-6334-8870

ထိုင်ဝမ် - ရှင်ချူး

Tel: 886-3-577-8366

ထိုင်ဝမ် - ရှုံ

Tel: 886-7-213-7830

ထိုင်ဝမ်-တိုင်ပေ

Tel: 886-2-2508-8600

ထိုင်း - ဘန်ကောက်

Tel: 66-2-694-1351

ဗီယက်နမ် - ဟိုချီမင်း

Tel: 84-28-5448-2100

သြစတြီးယား ဝဲလ်

Tel: 43-7242-2244-39

Fax: 43-7242-2244-393

ဒိန်းမတ် ကိုပင်ဟေဂင်

Tel: 45-4485-5910

Fax: 45-4485-2829

ဖင်လန် Espoo

Tel: 358-9-4520-820

ပြင်သစ် – ပါရီ

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

ဂျာမနီ ပြေးလွှားနေသည်။

Tel: 49-8931-9700

ဂျာမနီ ဟား

Tel: 49-2129-3766400

ဂျာမနီ Heilbronn

Tel: 49-7131-72400

ဂျာမနီ Karlsruhe

Tel: 49-721-625370

ဂျာမနီ မြူးနစ်

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

ဂျာမနီ Rosenheim

Tel: 49-8031-354-560

အစ္စရေး ရာအာနနာ

Tel: 972-9-744-7705

အီတလီ – မီလန်

Tel: 39-0331-742611

Fax: 39-0331-466781

အီတလီ – Padova

Tel: 39-049-7625286

နယ်သာလန် - Drunen

Tel: 31-416-690399

Fax: 31-416-690340

နော်ဝေး Trondheim

Tel: 47-72884388

ပိုလန် - ဝါဆော

Tel: 48-22-3325737

ရိုမေးနီးယား ဘူခါရက်စ်

Tel: 40-21-407-87-50

စပိန် – မက်ဒရစ်

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

ဆွီဒင် – Gothenburg

Tel: 46-31-704-60-40

ဆွီဒင် – စတော့ဟုမ်း

Tel: 46-8-5090-4654

ယူကေ - Wokingham

Tel: 44-118-921-5800

Fax: 44-118-921-5820

စာရွက်စာတမ်းများ / အရင်းအမြစ်များ

MICROCHIP v2.3 Gen 2 စက်ပစ္စည်းထိန်းချုပ်ကိရိယာ [pdf] အသုံးပြုသူလမ်းညွှန်
v2.3၊ v2.2၊ v2.3 Gen 2 စက်ပစ္စည်းထိန်းချုပ်ကိရိယာ၊ v2.3၊ Gen 2 စက်ပစ္စည်းထိန်းချုပ်ကိရိယာ၊ စက်ပစ္စည်းထိန်းချုပ်ကိရိယာ၊ ထိန်းချုပ်ကိရိယာ

ကိုးကား

မှတ်ချက်တစ်ခုချန်ထားပါ။

သင့်အီးမေးလ်လိပ်စာကို ထုတ်ပြန်မည်မဟုတ်ပါ။ လိုအပ်သောအကွက်များကို အမှတ်အသားပြုထားသည်။ *