မာတိကာ ပုန်း
2 အနှစ်ချုပ်

DS50003319C-13 Ethernet HDMI TX IP

HDMI TX IP အသုံးပြုသူလမ်းညွှန်

နိဒါန်း (မေးခွန်းတစ်ခုမေး)

Microchip ၏ High-Definition Multimedia Interface (HDMI) transmitter IP သည် HDMI စံသတ်မှတ်ချက်တွင်ဖော်ပြထားသော ဗီဒီယိုနှင့် အသံအစုံလိုက်ဒေတာများကို ထုတ်လွှင့်ခြင်းကို ပံ့ပိုးပေးပါသည်။

HDMI သည် တိုးချဲ့ထားသော ကေဘယ်အကွာအဝေးများတစ်လျှောက် ဒစ်ဂျစ်တယ်ဒေတာအများအပြားကို အရှိန်မြင့်၊ အမှတ်စဉ်နှင့် ယုံကြည်စိတ်ချရသော ဒစ်ဂျစ်တယ်အချက်ပြထုတ်လွှင့်မှုကို ထိရောက်စွာ ပို့လွှတ်နိုင်ရန် အသွင်ကူးပြောင်းမှု အနိမ့်ဆုံး ကွဲပြားသည့်အချက်ပြမှု (TMDS) ကို အသုံးပြုထားသည်။ TMDS လင့်ခ်တစ်ခုတွင် နာရီချန်နယ်တစ်ခုနှင့် ဒေတာချန်နယ်သုံးခု ပါဝင်ပါသည်။ ဗီဒီယို ပစ်ဇယ်နာရီကို TMDS နာရီချန်နယ်တွင် ထုတ်လွှင့်ပြီး အချက်ပြများကို တစ်ပြိုင်တည်းလုပ်ဆောင်ရာတွင် ကူညီပေးသည်။ ဗီဒီယိုဒေတာကို TMDS ဒေတာချန်နယ် သုံးခုတွင် 24-bit pixels များအဖြစ် သယ်ဆောင်ပြီး ဒေတာချန်နယ်တစ်ခုစီသည် အနီရောင်၊ အစိမ်းနှင့် အပြာရောင် အစိတ်အပိုင်းအတွက် သတ်မှတ်ထားသော ဒေတာလိုင်းတစ်ခုစီဖြစ်သည်။ အသံဒေတာကို TMDS အစိမ်းရောင်နှင့် အနီရောင်ချန်နယ်တွင် 8-bit packets အဖြစ်သယ်ဆောင်သည်။

TMDS ကုဒ်ပြောင်းသည့်ကိရိယာသည် ကူးပြောင်းမှုအရေအတွက် (ချန်နယ်များကြားဝင်ရောက်စွက်ဖက်မှုကို လျှော့ချခြင်း) နှင့် ဝါယာကြိုးများပေါ်ရှိ Direct Current (DC) လက်ကျန်ငွေကို ရရှိစေခြင်းဖြင့် TMDS ကုဒ်ပြောင်းခြင်း (EMI) အတွက် ကြေးနီကြိုးများထက် လျှပ်စစ်သံလိုက်ဝင်ရောက်နှောင့်ယှက်မှု (EMI) အတွက် အလားအလာကို လျှော့ချနေစဉ်၊ မျဉ်းကြောင်းပေါ်ရှိ ones နှင့် zeros အရေအတွက်ကို ညီမျှအောင်ထိန်းထားခြင်းဖြင့်၊

HDMI TX IP ကို ​​PolarFire နှင့်အတူ အသုံးပြုရန် ဒီဇိုင်းထုတ်ထားသည်။® SoC နှင့် PolarFire ကိရိယာ အာရုံခံကိရိယာများ။ IP သည် အမြင့်ဆုံး bandwidth 1.4 Gbps ဖြင့် တစ်စက္ကန့်လျှင် ဖရိမ် 2.0 အထိ ပံ့ပိုးပေးသည့် HDMI 60 နှင့် HDMI 18 တို့နှင့် တွဲဖက်အသုံးပြုနိုင်ပါသည်။ IP သည် ချန်နယ်တစ်ခုလျှင် 8-bit ဗီဒီယိုဒေတာနှင့် အသံအစုံလိုက်ကို 10-bit DC-balanced အဖြစ်သို့ပြောင်းလဲပေးကာ အသွင်ပြောင်းမှုအနည်းဆုံးအပိုင်းသို့ပြောင်းလဲပေးသည့် TMDS ကုဒ်ဒါကိုအသုံးပြုသည်။ ထို့နောက် ချန်နယ်တစ်ခုအတွက် pixel တစ်ခုလျှင် 10-bits နှုန်းဖြင့် ဆက်တိုက်ထုတ်လွှင့်သည်။ ဗီဒီယို ကွက်လပ်ကာလအတွင်း၊ ထိန်းချုပ်မှုတိုကင်များကို ပို့လွှတ်ပါသည်။ ဤတိုကင်များကို hsync နှင့် vsync အချက်ပြမှုများအပေါ် အခြေခံ၍ ထုတ်ပေးပါသည်။ ဒေတာကျွန်းကာလအတွင်း၊ အသံအထုပ်ကို အနီရောင်နှင့် အစိမ်းရောင်ချန်နယ်ရှိ 10-bit အစုံလိုက်များအဖြစ် ထုတ်လွှင့်သည်။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 1

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

အနှစ်ချုပ်

အောက်ပါဇယားသည် HDMI TX IP လက္ခဏာများ၏ အကျဉ်းချုပ်ကို ပေးဆောင်သည်။

ဇယား ၁။ HDMI TX IP လက္ခဏာများ

Core ဗားရှင်း

ဤအသုံးပြုသူလမ်းညွှန်သည် HDMI TX IP v5.2.0 ကို ပံ့ပိုးပေးသည်။

ထောက်ပံ့သည်။

စက်မိသားစုများ

• PolarFire® SoC

• PolarFire

ပံ့ပိုးထားသော Tool Flow

Libero လိုအပ်သည်။® SoC v11.4 သို့မဟုတ် နောက်ပိုင်းထွက်ရှိမှုများ

ထောက်ပံ့သည်။

မျက်နှာပြင်များ

HDMI TX IP မှ ပံ့ပိုးပေးသော အင်တာဖေ့စ်များသည်-

• AXI4-စီးကြောင်း - ဤ core သည် AXI4-Stream အား input ports များသို့ ပံ့ပိုးပေးသည်။ ဤမုဒ်တွင် configure လုပ်သောအခါ၊ IP သည် AXI4 Stream စံတိုင်ကြားချက်အချက်ပြမှုများကို သွင်းအားစုများအဖြစ် ယူသည်။

• AXI4-Lite ပြင်ဆင်မှု အင်တာဖေ့စ် - ဤ Core သည် 4Kp4 လိုအပ်ချက်အတွက် AXI60-Lite ဖွဲ့စည်းမှုပုံစံကို ပံ့ပိုးပေးသည်။ ဤမုဒ်တွင်၊ IP ထည့်သွင်းမှုများကို SoftConsole မှ ပံ့ပိုးပေးပါသည်။

• ဇာတိ - ဤမုဒ်တွင် ပြင်ဆင်သတ်မှတ်သောအခါ၊ IP သည် မူရင်းဗီဒီယိုနှင့် အသံအချက်ပြမှုများကို သွင်းအားစုများအဖြစ် ယူသည်။

လိုင်စင်

HDMI TX IP ကို ​​အောက်ပါလိုင်စင်ရွေးချယ်စရာနှစ်ခုဖြင့် ပံ့ပိုးပေးသည်-

• ကုဒ်ဝှက်ထားသည်။: ပြီးပြည့်စုံသော ကုဒ်ဝှက်ထားသော RTL ကုဒ်ကို core အတွက် ပေးထားသည်။ ၎င်းကို Libero လိုင်စင်တစ်ခုခုဖြင့် အခမဲ့ရရှိနိုင်ပြီး Core ကို SmartDesign ဖြင့် ချက်ချင်းလုပ်ဆောင်နိုင်စေပါသည်။ Libero ဒီဇိုင်းအစုံကို အသုံးပြု၍ Simulation၊ Synthesis၊ Layout နှင့် FPGA ဆီလီကွန် ပရိုဂရမ်ကို သင်လုပ်ဆောင်နိုင်သည်။

• RTL: ပြီးပြည့်စုံသော RTL ရင်းမြစ်ကုဒ်သည် သီးခြားဝယ်ယူရန် လိုအပ်သည့် လိုင်စင်လော့ခ်ချထားသည်။

အင်္ဂါရပ်များ

HDMI TX IP တွင် အောက်ပါအင်္ဂါရပ်များ ရှိသည်။

• HDMI 2.0 နှင့် 1.4b အတွက် တွဲဖက်အသုံးပြုနိုင်သည်။

• နာရီထည့်သွင်းမှုတစ်ခုလျှင် သင်္ကေတ/ပစ်ဇယ်တစ်ခု သို့မဟုတ် လေးခုကို ပံ့ပိုးပေးသည်။

• 3840 fps တွင် 2160 x 60 အထိ Resolution များကို ပံ့ပိုးပေးသည်။

• 8၊ 10၊ 12 နှင့် 16-bit အရောင်အတိမ်အနက်ကို ပံ့ပိုးပေးသည်။

• RGB၊ YUV 4:2:2 နှင့် YUV 4:4:4 ကဲ့သို့သော အရောင်ဖော်မတ်များကို ပံ့ပိုးပေးသည်

• 32 ချန်နယ်အထိ အသံကို ပံ့ပိုးပေးသည်။

• ကုဒ်သွင်းခြင်းအစီအစဉ် – TMDS ကို ပံ့ပိုးပေးသည်။

• မူရင်းနှင့် AXI4 တိုက်ရိုက်ဗီဒီယိုနှင့် အသံဒေတာကို ပံ့ပိုးပေးသည်။

• ကန့်သတ်ချက်မွမ်းမံမှုအတွက် Native နှင့် AXI4-Lite ဖွဲ့စည်းမှုပုံစံကို ပံ့ပိုးပေးသည်။ 

တပ်ဆင်ခြင်းညွှန်ကြားချက်များ

IP core ကို Libero ၏ IP Catalog တွင် ထည့်သွင်းရပါမည်။® SoC ဆော့ဖ်ဝဲသည် Libero SoC ဆော့ဖ်ဝဲရှိ IP Catalog အပ်ဒိတ်လုပ်ဆောင်ချက်မှတစ်ဆင့် အလိုအလျောက် သို့မဟုတ် ၎င်းကို ကတ်တလောက်မှ ကိုယ်တိုင်ဒေါင်းလုဒ်လုပ်ထားသည်။ Libero SoC ဆော့ဖ်ဝဲလ် IP Catalog တွင် IP core ကို ထည့်သွင်းပြီးသည်နှင့်၊ ၎င်းကို Libero ပရောဂျက်တွင် ထည့်သွင်းရန်အတွက် SmartDesign အတွင်းတွင် စီစဉ်သတ်မှတ်ခြင်း၊ ထုတ်လုပ်ခြင်းနှင့် ချက်ခြင်းလုပ်ဆောင်သည်။

အသုံးပြုသူလမ်းညွှန်

DS50003319C – 2

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

အရင်းအမြစ်အသုံးချမှု (မေးခွန်းတစ်ခုမေး)

HDMI TX IP ကို ​​PolarFire တွင် အသုံးပြုထားသည်။® FPGA (MPF300T – 1FCG1152I Package)။

အောက်ပါဇယားသည် g_PIXELS_PER_CLK = 1PXL ဖြစ်သောအခါ အသုံးပြုခဲ့သော အရင်းအမြစ်များကို စာရင်းပြုစုထားသည်။

ဇယား ၁။ 1PXL အတွက် အရင်းအမြစ်အသုံးချမှု

g_COLOR_FORMAT g_BITS_PER_COMPONENT (Bits)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT အထည်အလိပ်

4LUT

အထည်အလိပ်

DFF

အင်တာဖေ့စ် 4LUT

မျက်နှာပြင် DFF

uSRAM (64×12)

RGB

8

ဖွင့်ပါ။

ပိတ်ပါ။

787

514

108

108

9

ပိတ်ပါ။

ပိတ်ပါ။

819

502

108

108

9

10

ပိတ်ပါ။

ပိတ်ပါ။

1070

849

156

156

13

12

ပိတ်ပါ။

ပိတ်ပါ။

1084

837

156

156

13

16

ပိတ်ပါ။

ပိတ်ပါ။

1058

846

156

156

13

YCbCr422

8

ပိတ်ပါ။

ပိတ်ပါ။

696

473

96

96

8

YCbCr444

8

ပိတ်ပါ။

ပိတ်ပါ။

819

513

108

108

9

10

ပိတ်ပါ။

ပိတ်ပါ။

1068

849

156

156

13

12

ပိတ်ပါ။

ပိတ်ပါ။

1017

837

156

156

13

16

ပိတ်ပါ။

ပိတ်ပါ။

1050

845

156

156

13

အောက်ပါဇယားသည် g_PIXELS_PER_CLK = 4PXL ဖြစ်သောအခါ အသုံးပြုခဲ့သော အရင်းအမြစ်များကို စာရင်းပြုစုထားသည်။

ဇယား ၁။ 4PXL အတွက် အရင်းအမြစ်အသုံးချမှု

g_COLOR_FORMAT g_BITS_PER_COMPONENT (Bits)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT အထည်အလိပ်

4LUT

အထည်အလိပ်

DFF

အင်တာဖေ့စ် 4LUT

မျက်နှာပြင် DFF

uSRAM (64×12)

RGB

8

ပိတ်ပါ။

ဖွင့်ပါ။

4078

2032

144

144

12

ဖွင့်ပါ။

ပိတ်ပါ။

1475

2269

144

144

12

ပိတ်ပါ။

ပိတ်ပါ။

1393

1092

144

144

12

10

ပိတ်ပါ။

ပိတ်ပါ။

2151

1635

264

264

22

12

ပိတ်ပါ။

ပိတ်ပါ။

1909

1593

264

264

22

16

ပိတ်ပါ။

ပိတ်ပါ။

1645

1284

264

264

22

YCbCr422

8

ပိတ်ပါ။

ပိတ်ပါ။

1265

922

144

144

12

YCbCr444

8

ပိတ်ပါ။

ပိတ်ပါ။

1119

811

144

144

12

10

ပိတ်ပါ။

ပိတ်ပါ။

2000

1627

264

264

22

12

ပိတ်ပါ။

ပိတ်ပါ။

1909

1585

264

264

22

16

ပိတ်ပါ။

ပိတ်ပါ။

1604

1268

264

264

22

အသုံးပြုသူလမ်းညွှန်

DS50003319C – 3

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

HDMI TX IP ဖွဲ့စည်းမှုစနစ်

1. HDMI TX IP ဖွဲ့စည်းမှုစနစ် (မေးခွန်းတစ်ခုမေး)

ဒီပုဒ်မကို လွှမ်းခြုံပေးထားတယ်။view HDMI TX Configurator interface နှင့် ၎င်း၏ အစိတ်အပိုင်းများ။

HDMI TX Configurator သည် သီးခြားဗီဒီယိုထုတ်လွှင့်မှုလိုအပ်ချက်များအတွက် HDMI TX core ကို စနစ်ထည့်သွင်းရန် graphical interface ကို ပံ့ပိုးပေးပါသည်။ ဤဖွဲ့စည်းပုံစနစ်သည် သုံးစွဲသူအား Bits Per Component၊ Color Format၊ Pixels အရေအတွက်၊ Audio Mode၊ Interface၊ Testbench နှင့် License ကဲ့သို့သော ကန့်သတ်ချက်များကို ရွေးချယ်နိုင်စေပါသည်။ HDMI မှတဆင့် ဗီဒီယိုဒေတာကို ထိထိရောက်ရောက် ထုတ်လွှင့်မှုသေချာစေရန် ဤဆက်တင်များကို မှန်ကန်စွာ ချိန်ညှိရန် အရေးကြီးပါသည်။

HDMI TX Configurator ၏ မျက်နှာပြင်တွင် အသုံးပြုသူများ HDMI ထုတ်လွှင့်မှု ဆက်တင်များကို စိတ်ကြိုက်ပြင်ဆင်နိုင်စေမည့် အမျိုးမျိုးသော dropdown menus များနှင့် ရွေးချယ်စရာများ ပါဝင်သည်။ အဓိကဖွဲ့စည်းပုံများကို တွင် ဖော်ပြထားပါသည်။ ဇယား ၂-၄.

အောက်ပါပုံသည် အသေးစိတ်ဖော်ပြသည်။ view HDMI TX Configurator အင်တာဖေ့စ်။

ပုံ ၂-၂။ HDMI TX IP ဖွဲ့စည်းမှုစနစ်

အင်တာဖေ့စ်တွင် ပြုလုပ်ထားသည့်ဖွဲ့စည်းပုံများကို အတည်ပြုရန် သို့မဟုတ် ဖျက်သိမ်းရန်အတွက် OK နှင့် Cancel ခလုတ်များပါရှိသည်။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 5

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

Hardware အကောင်အထည်ဖော်ခြင်း။

2. Hardware အကောင်အထည်ဖော်ခြင်း။ (မေးခွန်းတစ်ခုမေး)

HDMI Transmitter (TX) တွင် s နှစ်ခုပါဝင်သည်။tages-

• အကူးအပြောင်းအရေအတွက်ကို အနည်းဆုံးဖြစ်စေသော XOR/XNOR လုပ်ဆောင်ချက်

• ကွာဟမှု (DC လက်ကျန်) ကို အနည်းဆုံးဖြစ်စေသော INV/NONINV။ ဤ s တွင် အပိုနှစ်ကွက်ကို ပေါင်းထည့်သည်။tage of operation. ထိန်းချုပ်ဒေတာ (hsync နှင့် vsync) ကို လက်ခံသူသည် ၎င်း၏နာရီကို transmitter နာရီနှင့် တစ်ပြိုင်တည်းလုပ်ဆောင်ရန် ဖြစ်နိုင်သည့် ပေါင်းစပ်လေးခုတွင် 10 bits ဖြင့် ကုဒ်လုပ်ထားသည်။ 10 ဘစ် (1 ပစ်ဇယ်မုဒ်) သို့မဟုတ် 40 ဘစ် (4 ပစ်ဇယ်မုဒ်) ကို အမှတ်စဉ်ပြုလုပ်ရန် HDMI TX IP နှင့်အတူ transceiver ကို အသုံးပြုရပါမည်။

ဖွဲ့စည်းမှုစနစ်သည် HDMI_TX_0 ဟုတံဆိပ်တပ်ထားသော HDMI Tx core ၏ကိုယ်စားပြုမှုကိုလည်းပြသပြီး core နှင့်ချိတ်ဆက်ထားသည့်အမျိုးမျိုးသောအဝင်နှင့်အထွက်ချိတ်ဆက်မှုများကိုညွှန်ပြသည်။ HDMI TX အင်တာဖေ့စ်အတွက် မုဒ်သုံးမျိုးရှိပြီး အောက်ပါအတိုင်း ရှင်းပြထားသည်။

RGB အရောင်ဖော်မတ်မုဒ်

အသံမုဒ်ကိုဖွင့်ထားသောအခါတွင် နာရီတစ်ခုလျှင် pixel တစ်ခုအတွက် HDMI TX IP အပေါက်များနှင့် အရောင်ဖော်မတ်သည် PolarFire အတွက် RGB ဖြစ်သည်။® စက်ပစ္စည်းများကို အောက်ပါပုံတွင် ပြထားသည်။ HDMI Tx core ၏ ports များကို အောက်ပါအတိုင်း မြင်သာအောင် ကိုယ်စားပြုသည်-

• ထိန်းချုပ်ရန် နာရီအချက်ပြမှုများမှာ R_CLK_LOCK၊ G_CLK_LOCK နှင့် B_CLK_LOCK ဖြစ်သည်။ နာရီအချက်ပြမှုများမှာ R_CLK_I၊ G_CLK_I နှင့် B_CLK_I ဖြစ်သည်။

• DATA_R_I၊ DATA_G_I နှင့် DATA_B_I အပါအဝင် ဒေတာချန်နယ်များ။

• Auxiliary Data signals များသည် AUX_DATA_R_I နှင့် AUX_DATA_G_I များဖြစ်သည်။

ပုံ ၂-၂။ HDMI TX IP Block Diagram (RGB အရောင်ဖော်မတ်)

RGB အရောင်ဖော်မတ်အတွက် I/O အချက်ပြမှုများအကြောင်း နောက်ထပ်အချက်အလက်များကို ကြည့်ရှုပါ။ ဇယား ၂-၄.

YCbCr444 အရောင်ဖော်မတ်မုဒ်

အော်ဒီယိုမုဒ်ကို ဖွင့်ထားသောအခါတွင် နာရီတစ်ခုလျှင် pixel တစ်ခုအတွက် HDMI TX IP အပေါက်များနှင့် အရောင်ဖော်မတ်သည် YCbCr444 ကို အောက်ပါပုံတွင် ပြထားသည်။ HDMI Tx core ၏ ports များကို အောက်ပါအတိုင်း မြင်သာအောင် ကိုယ်စားပြုသည်-

• ထိန်းချုပ်မှုအချက်ပြမှုများမှာ Y_CLK_LOCK၊ Cb_CLK_LOCK နှင့် Cr_CLK_LOCK ဖြစ်သည်။

• နာရီအချက်ပြမှုများမှာ Y_CLK_I၊ Cb_CLK_I နှင့် Cr_CLK_I ဖြစ်သည်။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 6

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

Hardware အကောင်အထည်ဖော်ခြင်း။

• DATA_Y_I၊ DATA_Cb_I နှင့် DATA_Cr_I အပါအဝင် ဒေတာချန်နယ်များ။

• Auxiliary Data input signal များသည် AUX_DATA_Y_I နှင့် AUX_DATA_C_I များဖြစ်သည်။

ပုံ ၂-၂။ HDMI TX IP Block Diagram (YCbCr444 အရောင်ဖော်မတ်)

YCbCr444 အရောင်ဖော်မတ်အတွက် I/O အချက်ပြမှုများအကြောင်း နောက်ထပ်အချက်အလက်များကို ကြည့်ရှုပါ။ ဇယား ၂-၄YCbCr422 အရောင်ဖော်မတ်မုဒ်

အော်ဒီယိုမုဒ်ကို ဖွင့်ထားသောအခါတွင် နာရီတစ်ခုလျှင် pixel တစ်ခုအတွက် HDMI TX IP အပေါက်များနှင့် အရောင်ဖော်မတ်သည် YCbCr422 ကို အောက်ပါပုံတွင် ပြထားသည်။ HDMI Tx core ၏ ports များကို အောက်ပါအတိုင်း မြင်သာအောင် ကိုယ်စားပြုသည်-

• ထိန်းချုပ်အချက်ပြမှုများမှာ LANE1_CLK_LOCK၊ LANE2_CLK_LOCK နှင့် LANE3_CLK_LOCK။ • နာရီအချက်ပြမှုများမှာ LANE1_CLK_I၊ LANE2_CLK_I နှင့် LANE3_CLK_I။

• DATA_Y_I နှင့် DATA_C_I အပါအဝင် ဒေတာချန်နယ်များ။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 7

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

Hardware အကောင်အထည်ဖော်ခြင်း။

ပုံ ၂-၂။ HDMI TX IP Block Diagram (YCbCr422 အရောင်ဖော်မတ်)

YCbCr422 အရောင်ဖော်မတ်အတွက် I/O အချက်ပြမှုများအကြောင်း နောက်ထပ်အချက်အလက်များကို ကြည့်ရှုပါ။ ဇယား ၂-၄ အသုံးပြုသူလမ်းညွှန်

DS50003319C – 8

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

HDMI TX ပါရာမီတာများနှင့် အင်တာဖေ့စ်အချက်ပြမှုများ

3. HDMI TX ပါရာမီတာများနှင့် အင်တာဖေ့စ်အချက်ပြမှုများ (မေးခွန်းတစ်ခုမေး)

ဤကဏ္ဍတွင် HDMI TX GUI ဖွဲ့စည်းမှုစနစ်နှင့် I/O အချက်ပြမှုများရှိ ကန့်သတ်ချက်များကို ဆွေးနွေးထားသည်။ 3.1 Configuration Parameters (မေးခွန်းတစ်ခုမေး)

အောက်ပါဇယားသည် HDMI TX IP တွင် ဖွဲ့စည်းမှုဘောင်များကို စာရင်းပြုစုထားသည်။

ဇယား ၆-၁။ Configuration Parameters

ကန့်သတ်အမည်

ဖော်ပြချက်

အရောင်ဖော်မတ်

အရောင်နေရာကို သတ်မှတ်သည်။ အောက်ပါအရောင်ဖော်မတ်များကို ပံ့ပိုးပေးသည်-

• RGB

• YCbCr422

• YCbCr444

တစ်ဘစ်အရေအတွက်

အစိတ်အပိုင်း

အရောင်အစိတ်အပိုင်းတစ်ခုအတွက် ဘစ်အရေအတွက်ကို သတ်မှတ်ပေးသည်။ အစိတ်အပိုင်းတစ်ခုလျှင် 8၊ 10၊ 12 နှင့် 16 ဘစ်များကို ပံ့ပိုးပေးသည်။

Pixels အရေအတွက်

နာရီထည့်သွင်းမှုတစ်ခုလျှင် ပစ်ဇယ်အရေအတွက်ကို ဖော်ပြသည်-

• နာရီတစ်လုံးလျှင် Pixel = 1

• နာရီတစ်လုံးလျှင် Pixel = 4

4Kp60 ပံ့ပိုးမှု

တစ်စက္ကန့်လျှင် ဖရိမ် 4 ဖြင့် 60K ရုပ်ထွက်ကို ပံ့ပိုးပေးသည်-

• 1၊ 4Kp60 ပံ့ပိုးမှုကို ဖွင့်သောအခါ

• 0 တွင် 4Kp60 ပံ့ပိုးမှုကို ပိတ်ထားသည်။

အသံစနစ်

အသံထုတ်လွှင့်မှုမုဒ်ကို စီစဉ်သတ်မှတ်ပေးသည်။ R နှင့် G ချန်နယ်အတွက် အသံဒေတာ- • ဖွင့်ပါ။

• ပိတ်ပါ။

အင်တာဖေ့စ်

ဇာတိနှင့် AXI စီးကြောင်း

ခုံတန်းရှည်

testbench ပတ်ဝန်းကျင်၏ ရွေးချယ်မှုကို ခွင့်ပြုသည်။ အောက်ပါ testbench ရွေးချယ်မှုများကို ပံ့ပိုးပေးသည်- • အသုံးပြုသူ

•အဘယ်သူမျှမ

လိုင်စင်

လိုင်စင်အမျိုးအစားကို သတ်မှတ်ပေးသည်။ အောက်ပါလိုင်စင်ရွေးချယ်စရာနှစ်ခုကို ပေးသည်-

• RTL

• ကုဒ်ဝှက်ထားသည်။

3.2 ဆိပ်ကမ်းများ (မေးခွန်းတစ်ခုမေး)

အသံမုဒ်ကို ဖွင့်ထားချိန်တွင် အောက်ဖော်ပြပါဇယားသည် မူလအင်တာဖေ့စ်အတွက် HDMI TX IP ၏ အဝင်နှင့်အထွက်ပေါက်များကို စာရင်းပြုစုပြီး အရောင်ဖော်မတ်သည် RGB ဖြစ်သည်။

ဇယား ၆-၁။ Input နှင့် Output Signals များ

အချက်ပြအမည်

ဦးတည်ချက်

အကျယ်

ဖော်ပြချက်

SYS_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

စနစ်နာရီ၊ အများအားဖြင့် မျက်နှာပြင် ထိန်းချုပ်ကိရိယာနှင့် တူညီသောနာရီ

RESET_N_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အပြိုင်အဆိုင်လုပ်ဆောင်နေသော-နိမ့်သောပြန်လည်သတ်မှတ်ခြင်းအချက်ပြမှု

VIDEO_DATA_VALID_I

ထည့်သွင်းခြင်း။

1-ဘစ်

ဗီဒီယိုဒေတာ မှန်ကန်သော ထည့်သွင်းမှု

AUDIO_DATA_VALID_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အသံဖိုင်ဒေတာ မှန်ကန်သော ထည့်သွင်းမှု

R_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ “R” ချန်နယ်အတွက် TX နာရီ

R_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ R ချန်နယ်အတွက် TX_CLK_STABLE

G_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ "G" ချန်နယ်အတွက် TX နာရီ

G_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ G ချန်နယ်အတွက် TX_CLK_STABLE

B_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ “B” ချန်နယ်အတွက် TX နာရီ

အသုံးပြုသူလမ်းညွှန်

DS50003319C – 9

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

HDMI TX ပါရာမီတာများနှင့် အင်တာဖေ့စ်အချက်ပြမှုများ

………..ဆက်သည်။ 

Signal Name Direction Width ဖော်ပြချက်

B_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ B ချန်နယ်အတွက် TX_CLK_STABLE

H_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အလျားလိုက် ထပ်တူကျသော သွေးခုန်နှုန်း

V_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

ဒေါင်လိုက်ထပ်တူသွေးခုန်နှုန်း

PACKET_HEADER_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*1

အသံဖိုင်ဒေတာအတွက် ပက်ကေ့ခ်ျခေါင်းစီး

DATA_R_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*8

“R” ဒေတာကို ထည့်သွင်းပါ။

DATA_G_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*8

“G” ဒေတာကို ထည့်သွင်းပါ။

DATA_B_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*8

“B” ဒေတာကို ထည့်သွင်းပါ။

AUX_DATA_R_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*4

အသံအထုပ် "R" ချန်နယ်ဒေတာ

AUX_DATA_G_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*4

အသံအထုပ် "G" ချန်နယ်ဒေတာ

TMDS_R_O

အထွက်

PIXELS_PER_CLK*10

“R” ဒေတာကို ကုဒ်လုပ်ထားသည်။

TMDS_G_O

အထွက်

PIXELS_PER_CLK*10

“G” ဒေတာကို ကုဒ်လုပ်ထားသည်။

TMDS_B_O

အထွက်

PIXELS_PER_CLK*10

“B” ဒေတာကို ကုဒ်လုပ်ထားသည်။

အောက်ပါဇယားသည် Audio Enable ဖြင့် AXI4 Stream interface အတွက် ports များကို စာရင်းပြုစုထားသည်။

ဇယား ၆-၁။ AXI4 Stream Interface အတွက် Input နှင့် Output Ports များ

Port Name အမျိုးအစား

အကျယ်

ဖော်ပြချက်

TDATA_I

ထည့်သွင်းခြင်း။

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK ဗီဒီယိုဒေတာ ထည့်သွင်းပါ

TVALID_I

ထည့်သွင်းခြင်း။

1-ဘစ်

ထည့်သွင်းခြင်း ဗီဒီယို မှန်ကန်သည်။

TREADY_O အထွက် 1-ဘစ်

Output slave အဆင်သင့် signal

TUSER_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*9 + 5

bit 0 = အသုံးမပြုသော

bit 1 = VSYNC

bit 2 = HSYNC

bit 3 = အသုံးမပြုသော

bit [3 + g_PIXELS_PER_CLK: 4] = ပက်ကေ့ဂျ် ခေါင်းစီး bit [4 + g_PIXELS_PER_CLK] = အသံဒေတာ တရားဝင်

bit [(5*g_PIXELS_PER_CLK) + 4- (1*g_PIXELS_PER_CLK) + 5] = အော်ဒီယို G ဒေတာ

bit [(9*g_PIXELS_PER_CLK) + 4- (5*g_PIXELS_PER_CLK) + 5] = Audio R ဒေတာ

အသံမုဒ်ကို ပိတ်ထားသည့်အခါ အောက်ဖော်ပြပါဇယားတွင် မူရင်းအင်တာဖေ့စ်အတွက် HDMI TX IP ၏ အဝင်နှင့်အထွက်ပေါက်များကို စာရင်းပြုစုထားသည်။

ဇယား ၆-၁။ Input နှင့် Output Signals များ

အချက်ပြအမည်

ဦးတည်ချက်

အကျယ်

ဖော်ပြချက်

SYS_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

စနစ်နာရီ၊ အများအားဖြင့် မျက်နှာပြင် ထိန်းချုပ်ကိရိယာနှင့် တူညီသောနာရီ

RESET_N_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အပြိုင်အဆိုင် တက်ကြွသော-low reset signal

VIDEO_DATA_VALID_I

ထည့်သွင်းခြင်း။

1-ဘစ်

ဗီဒီယိုဒေတာ မှန်ကန်သော ထည့်သွင်းမှု

R_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ “R” ချန်နယ်အတွက် TX နာရီ

R_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ R ချန်နယ်အတွက် TX_CLK_STABLE

G_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ "G" ချန်နယ်အတွက် TX နာရီ

G_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ G ချန်နယ်အတွက် TX_CLK_STABLE

B_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ “B” ချန်နယ်အတွက် TX နာရီ

B_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ B ချန်နယ်အတွက် TX_CLK_STABLE

H_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အလျားလိုက် ထပ်တူကျသော သွေးခုန်နှုန်း

V_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

ဒေါင်လိုက်ထပ်တူသွေးခုန်နှုန်း

DATA_R_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*8

“R” ဒေတာကို ထည့်သွင်းပါ။

အသုံးပြုသူလမ်းညွှန်

DS50003319C – 10

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

HDMI TX ပါရာမီတာများနှင့် အင်တာဖေ့စ်အချက်ပြမှုများ

………..ဆက်သည်။ 

Signal Name Direction Width ဖော်ပြချက်

DATA_G_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*8

“G” ဒေတာကို ထည့်သွင်းပါ။

DATA_B_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*8

“B” ဒေတာကို ထည့်သွင်းပါ။

TMDS_R_O

အထွက်

PIXELS_PER_CLK*10

“R” ဒေတာကို ကုဒ်လုပ်ထားသည်။

TMDS_G_O

အထွက်

PIXELS_PER_CLK*10

“G” ဒေတာကို ကုဒ်လုပ်ထားသည်။

TMDS_B_O

အထွက်

PIXELS_PER_CLK*10

“B” ဒေတာကို ကုဒ်လုပ်ထားသည်။

အောက်ပါဇယားသည် AXI4 Stream interface အတွက် ports များကိုစာရင်းပြုစုထားသည်။

ဇယား ၆-၁။ AXI4 Stream Interface အတွက် Input နှင့် Output Ports များ

ဆိပ်ကမ်းအမည်

ရိုက်ပါ။

အကျယ်

ဖော်ပြချက်

TDATA_I_VIDEO

ထည့်သွင်းခြင်း။

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK

ဗီဒီယိုဒေတာကို ထည့်သွင်းပါ။

TVALID_I_VIDEO

ထည့်သွင်းခြင်း။

1-ဘစ်

ထည့်သွင်းခြင်း ဗီဒီယို မှန်ကန်သည်။

TREADY_O_VIDEO

အထွက်

1-ဘစ်

Output slave အဆင်သင့် signal

TUSER_I_VIDEO

ထည့်သွင်းခြင်း။

4 bits

bit 0 = အသုံးမပြုသော

bit 1 = VSYNC

bit 2 = HSYNC

bit 3 = အသုံးမပြုသော

အသံမုဒ်ကို ဖွင့်ထားသောအခါ အောက်ပါဇယားသည် YCbCr444 မုဒ်အတွက် ဆိပ်ကမ်းများကို စာရင်းပြုစုထားသည်။

ဇယား ၆-၁။ YCbCr444 မုဒ်နှင့် အသံမုဒ်အတွက် အဝင်နှင့်အထွက်ကို ဖွင့်ထားသည်။

အချက်ပြအမည်

ဦးတည်ချက် အကျယ်

ဖော်ပြချက်

SYS_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

စနစ်နာရီ၊ အများအားဖြင့် မျက်နှာပြင် ထိန်းချုပ်ကိရိယာနှင့် တူညီသောနာရီ

RESET_N_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အပြိုင်အဆိုင်လုပ်ဆောင်နေသော-နိမ့်သောပြန်လည်သတ်မှတ်ခြင်းအချက်ပြမှု

VIDEO_DATA_VALID_I ထည့်သွင်းမှု

1-ဘစ်

ဗီဒီယိုဒေတာ မှန်ကန်သော ထည့်သွင်းမှု

AUDIO_DATA_VALID_I ထည့်သွင်းမှု

1-ဘစ်

အသံဖိုင်ဒေတာ မှန်ကန်သော ထည့်သွင်းမှု

Y_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ “Y” ချန်နယ်အတွက် TX နာရီ

Y_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ Y ချန်နယ်အတွက် TX_CLK_STABLE

Cb_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ "Cb" ချန်နယ်အတွက် TX နာရီ

Cb_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ Cb ချန်နယ်အတွက် TX_CLK_STABLE

Cr_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ "Cr" ချန်နယ်အတွက် TX နာရီ

Cr_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ Cr ချန်နယ်အတွက် TX_CLK_STABLE

H_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အလျားလိုက် ထပ်တူကျသော သွေးခုန်နှုန်း

V_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

ဒေါင်လိုက်ထပ်တူသွေးခုန်နှုန်း

PACKET_HEADER_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*1

အသံဖိုင်ဒေတာအတွက် ပက်ကေ့ခ်ျခေါင်းစီး

DATA_Y_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*8

“Y” ဒေတာကို ထည့်သွင်းပါ။

DATA_Cb_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*DATA_WIDTH ဒေတာ “Cb” ထည့်သွင်းပါ။

DATA_Cr_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*DATA_WIDTH ဒေတာ “Cr” ထည့်သွင်းပါ။

AUX_DATA_Y_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*4

အသံအထုပ် "Y" ချန်နယ်ဒေတာ

AUX_DATA_C_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*4

အသံအထုပ် "C" ချန်နယ်ဒေတာ

TMDS_R_O

အထွက်

PIXELS_PER_CLK*10

ကုဒ်နံပါတ် "Cb" ဒေတာ

TMDS_G_O

အထွက်

PIXELS_PER_CLK*10

“Y” ဒေတာကို ကုဒ်လုပ်ထားသည်။

TMDS_B_O

အထွက်

PIXELS_PER_CLK*10

“Cr” ဒေတာကို ကုဒ်လုပ်ထားသည်။

အသံမုဒ်ကို ဖွင့်ထားသောအခါ အောက်ပါဇယားသည် YCbCr422 မုဒ်အတွက် ဆိပ်ကမ်းများကို စာရင်းပြုစုထားသည်။

အသုံးပြုသူလမ်းညွှန်

DS50003319C – 11

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

HDMI TX ပါရာမီတာများနှင့် အင်တာဖေ့စ်အချက်ပြမှုများ

ဇယား ၆-၁။ YCbCr422 မုဒ်နှင့် အသံမုဒ်အတွက် အဝင်နှင့်အထွက်ကို ဖွင့်ထားသည်။

အချက်ပြအမည်

ဦးတည်ချက် အကျယ်

ဖော်ပြချက်

SYS_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

စနစ်နာရီ၊ အများအားဖြင့် မျက်နှာပြင် ထိန်းချုပ်ကိရိယာနှင့် တူညီသောနာရီ

RESET_N_I

ထည့်သွင်းခြင်း။

1-ဘစ်

Asynchronous Active -Low reset signal

VIDEO_DATA_VALID_I ထည့်သွင်းမှု

1-ဘစ်

ဗီဒီယိုဒေတာ မှန်ကန်သော ထည့်သွင်းမှု

LANE1_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ "လမ်းသွား XCVE လမ်းသွား 1" ချန်နယ်အတွက် TX နာရီ

LANE1_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVE လမ်းကြော 1 မှ လမ်းသွားအတွက် TX_CLK_STABLE

LANE2_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ "လမ်းသွား XCVE လမ်းသွား 2" ချန်နယ်အတွက် TX နာရီ

LANE2_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVE လမ်းကြော 2 မှ လမ်းသွားအတွက် TX_CLK_STABLE

LANE3_CLK_I

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVR မှ "လမ်းသွား XCVE လမ်းသွား 3" ချန်နယ်အတွက် TX နာရီ

LANE3_CLK_LOCK

ထည့်သွင်းခြင်း။

1-ဘစ်

XCVE လမ်းကြော 3 မှ လမ်းသွားအတွက် TX_CLK_STABLE

H_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

အလျားလိုက် ထပ်တူကျသော သွေးခုန်နှုန်း

V_SYNC_I

ထည့်သွင်းခြင်း။

1-ဘစ်

ဒေါင်လိုက်ထပ်တူသွေးခုန်နှုန်း

PACKET_HEADER_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*1

အသံဖိုင်ဒေတာအတွက် ပက်ကေ့ခ်ျခေါင်းစီး

DATA_Y_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*DATA_WIDTH ဒေတာ “Y” ထည့်သွင်းပါ။

DATA_C_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*DATA_WIDTH “C” ဒေတာကို ထည့်သွင်းပါ။

AUX_DATA_Y_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*4

အသံအထုပ် "Y" ချန်နယ်ဒေတာ

AUX_DATA_C_I

ထည့်သွင်းခြင်း။

PIXELS_PER_CLK*4

အသံအထုပ် "C" ချန်နယ်ဒေတာ

TMDS_R_O

အထွက်

PIXELS_PER_CLK*10

“C” ဒေတာကို ကုဒ်လုပ်ထားသည်။

TMDS_G_O

အထွက်

PIXELS_PER_CLK*10

“Y” ဒေတာကို ကုဒ်လုပ်ထားသည်။

TMDS_B_O

အထွက်

PIXELS_PER_CLK*10

စင့်ခ်အချက်အလက်နှင့်ဆက်စပ်သော ကုဒ်လုပ်ထားသောဒေတာ

အသုံးပြုသူလမ်းညွှန်

DS50003319C – 12

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

မြေပုံနှင့် ဖော်ပြချက်များကို မှတ်ပုံတင်ပါ။

4. မြေပုံနှင့် ဖော်ပြချက်များကို မှတ်ပုံတင်ပါ။ (မေးခွန်းတစ်ခုမေး)

နှိမ်သည်။

နာမည်

ဘစ် Pos

7

6

5

4

3

2

1

0

က0x00

SCRAMBLER_IP_EN

၁၁:၄၂

စတင်ပါ။

၁၁:၄၂

၁၁:၄၂

၁၁:၄၂

က0x04

XCVR_DATA_LANE_ 0_SEL

၁၁:၄၂

START[1:0]

၁၁:၄၂

၁၁:၄၂

၁၁:၄၂

အသုံးပြုသူလမ်းညွှန်

DS50003319C – 13

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

မြေပုံနှင့် ဖော်ပြချက်များကို မှတ်ပုံတင်ပါ။

4.1 SCRAMBLER_IP_EN (မေးခွန်းတစ်ခုမေး)

အမည်- SCRAMBLER_IP_EN

အော့ဖ်ဆက်- 0x000

ပြန်လည်သတ်မှတ်ခြင်း- 0x0

အိမ်ခြံမြေ- ရေးသီးသန့်

Scrambler ထိန်းချုပ်မှု မှတ်ပုံတင်ခြင်းကို ဖွင့်ပါ။ HDMI TX IP အတွက် 4kp60 ပံ့ပိုးမှုရရှိရန် ဤစာရင်းကို ရေးသားရပါမည်။

Bit 31 30 29 28 27 26 25 24

သုံးစွဲခွင့် 

ပြန်လည်သတ်မှတ်ပါ။ 

Bit 23 22 21 20 19 18 17 16

သုံးစွဲခွင့် 

ပြန်လည်သတ်မှတ်ပါ။ 

Bit 15 14 13 12 11 10 9 8

သုံးစွဲခွင့် 

ပြန်လည်သတ်မှတ်ပါ။ 

Bit 7 6 5 4 3 2 1 0

စတင်ပါ။

Access W Reset 0

ဘစ် 0 – ဤဘစ်တွင် “1” ကို စတင်ရေးသားခြင်းသည် Scrambler ဒေတာလွှဲပြောင်းခြင်းကို အစပြုပါသည်။ HDMI 2.0 သည် 8b/10b ကုဒ်ပြောင်းခြင်းဟု လူသိများသော ဆော့ကစားမှုပုံစံကို အသုံးပြုထားသည်။ ဤကုဒ်ဝှက်ခြင်းအစီအစဉ်ကို HDMI အင်တာဖေ့စ်ပေါ်မှ စိတ်ချယုံကြည်စွာနှင့် ထိရောက်စွာ ဒေတာပေးပို့ရန် အသုံးပြုပါသည်။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 14

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

မြေပုံနှင့် ဖော်ပြချက်များကို မှတ်ပုံတင်ပါ။

4.2 XCVR_DATA_LANE_0_SEL (မေးခွန်းတစ်ခုမေး)

အမည်- XCVR_DATA_LANE_0_SEL

အော့ဖ်ဆက်- 0x004

ပြန်လည်သတ်မှတ်ခြင်း- 0x1

အိမ်ခြံမြေ- ရေးသီးသန့်

XCVR_DATA_LANE_0_SEL မှတ်ပုံတင်ခြင်းသည် Full HD၊ 4kp30၊ 4kp60 အတွက် နာရီကို ရယူရန်အတွက် HDMI TX IP မှ XCVR သို့ လွှဲပြောင်းရန် လိုအပ်သောဒေတာကို ရွေးချယ်သည်။

Bit 31 30 29 28 27 26 25 24

သုံးစွဲခွင့် 

ပြန်လည်သတ်မှတ်ပါ။ 

Bit 23 22 21 20 19 18 17 16

သုံးစွဲခွင့် 

ပြန်လည်သတ်မှတ်ပါ။ 

Bit 15 14 13 12 11 10 9 8

သုံးစွဲခွင့် 

ပြန်လည်သတ်မှတ်ပါ။ 

Bit 7 6 5 4 3 2 1 0

START[1:0]

Access WW Reset 0 ၁

Bits 1:0 – START[1:0] ဤဘစ်များသို့ “10” ဟုရေးခြင်းသည် 4KP60 ကို စတင်လုပ်ဆောင်ပြီး XCVR ဒေတာနှုန်းကို FFFFF_00000 အဖြစ်ပေးပါသည်။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 15

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

Testbench သရုပ်သကန်

5. Testbench သရုပ်သကန် (မေးခွန်းတစ်ခုမေး)

HDMI TX core ၏ လုပ်ဆောင်နိုင်စွမ်းကို စစ်ဆေးရန် Testbench ကို ပံ့ပိုးထားသည်။ Testbench သည် နာရီတစ်ခုလျှင် 1 pixel နှင့် အသံမုဒ်ကို ဖွင့်ထားခြင်းဖြင့် မူလ interface တွင်သာ အလုပ်လုပ်သည်။

အောက်ဖော်ပြပါဇယားသည် အပလီကေးရှင်းအရ ပြင်ဆင်သတ်မှတ်ထားသော ဘောင်များကို ဖော်ပြသည်။

ဇယား ၆-၁။ Testbench Configuration Parameter

နာမည်

မူရင်း ကန့်သတ်ချက်များ

အရောင်ဖော်မတ် (g_COLOR_FORMAT)

RGB

အစိတ်အပိုင်းတစ်ခုလျှင် ဘစ်များ (g_BITS_PER_COMPONENT)

8

Pixels အရေအတွက် (g_PIXELS_PER_CLK)

1

4Kp60 ပံ့ပိုးမှု (g_4K60_SUPPORT)

0

အသံမုဒ် (g_AUX_CHANNEL_ENABLE)

1 (ဖွင့်ရန်)

အင်တာဖေ့စ် (G_FORMAT)

၀၀ (ပိတ်ရန်)

testbench ကို အသုံးပြု၍ core ကို အတုယူရန် အောက်ပါ အဆင့်များကို လုပ်ဆောင်ပါ ။

1. Design Flow ဝင်းဒိုးတွင် ဒီဇိုင်းဖန်တီးရန် ချဲ့ထွင်ပါ။

2. Create SmartDesign Testbench ကို Right-click နှိပ်ပြီး အောက်ပါပုံတွင်ပြထားသည့်အတိုင်း Run ကိုနှိပ်ပါ။ ပုံ ၂-၂။ SmartDesign Testbench ဖန်တီးခြင်း။

3. SmartDesign testbench အတွက် အမည်တစ်ခုထည့်ပါ၊ ထို့နောက် OK ကိုနှိပ်ပါ။

ပုံ ၂-၂။ SmartDesign Testbench ဟု အမည်ပေးခြင်း

SmartDesign testbench ကို ဖန်တီးထားပြီး Design Flow အကန့်၏ညာဘက်တွင် ကင်းဗတ်တစ်ခုပေါ်လာသည်။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 16

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

Testbench သရုပ်သကန်

4. Libero သို့သွားပါ။® SoC Catalog ကို ရွေးပါ။ View > Windows > IP Catalog ပြီးနောက် Solutions Video ကို ချဲ့ထွင်ပါ။ HDMI TX IP (v5.2.0) ကို နှစ်ချက်နှိပ်ပြီး OK ကိုနှိပ်ပါ။

5. Parameter Configurator window တွင်၊ အောက်ပါပုံတွင်ပြထားသည့်အတိုင်း လိုအပ်သော Pixels တန်ဖိုးကို ရွေးပါ။

ပုံ ၂-၂။ parameter Configuration

6. ဆိပ်ကမ်းများအားလုံးကို ရွေးချယ်ပါ၊ ညာဖက်ကလစ်နှိပ်ပြီး အဆင့်မြှင့်တင်ရန် ကိုရွေးချယ်ပါ။

7. SmartDesign toolbar တွင် Generate Component ကိုနှိပ်ပါ။

8. Stimulus Hierarchy တက်ဘ်တွင်၊ HDMI_TX_TB testbench ကို ညာကလစ်နှိပ်ပါ။ fileပြီးနောက် Simulate Pre-Synth Design > Open Interactively ကိုနှိပ်ပါ။

မော်ဒယ်လ်® အောက်ဖော်ပြပါပုံတွင်ပြထားသည့်အတိုင်း testbench နှင့်အတူ tool ကိုဖွင့်သည်။ ပုံ ၂-၂။ HDMI TX Testbench ပါသော ModelSim Tool File

အရေးကြီးသည်- ပြေးချိန်ကန့်သတ်ချက်ကြောင့် simulation သည် ပြတ်တောက်သွားပါက၊ DO file, ကိုသုံးပါ။ run -all Simulation ကို အပြီးသတ်ရန် အမိန့်ပေးသည်။

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 17

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

Testbench သရုပ်သကန်

5.1 အချိန်ဇယားများ (မေးခွန်းတစ်ခုမေး)

HDMI TX IP အတွက် အောက်ဖော်ပြပါ အချိန်ကိုက်ဇယားသည် ဗီဒီယိုဒေတာကို ပြသပြီး နာရီတစ်လုံးလျှင် 1 ပစ်ဇယ်နှင့် ဒေတာအချိန်များကို ထိန်းချုပ်သည်။

ပုံ ၂-၂။ နာရီတစ်နာရီလျှင် 1 Pixel အတွက် ဗီဒီယိုဒေတာ၏ HDMI TX IP အချိန်ကိုက်ဇယား

အောက်ပါပုံသည် ထိန်းချုပ်မှုဒေတာ၏ ပေါင်းစပ်လေးခုကို ပြသသည်။

ပုံ ၂-၂။ နာရီတစ်နာရီလျှင် 1 Pixel အတွက် ထိန်းချုပ်မှုဒေတာ၏ HDMI TX IP Timing Diagram

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 18

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

စနစ်ပေါင်းစည်းမှု

6. စနစ်ပေါင်းစည်းမှု (မေးခွန်းတစ်ခုမေး)

ဤကဏ္ဍတွင် ဖော်ပြသည်။ampဒီဇိုင်းဖော်ပြချက်။

အောက်ပါဇယားသည် PF XCVR၊ PF TX PLL နှင့် PF CCC ၏ဖွဲ့စည်းပုံများကို စာရင်းပြုစုထားသည်။

ဇယား ၆-၁။ PF XCVR၊ PF TX PLL နှင့် PF CCC ဖွဲ့စည်းမှုပုံစံများ

ဆုံးဖြတ်ချက်

Bit Width PF XCVR ဖွဲ့စည်းမှု

PF TX PLL ဖွဲ့စည်းမှု

PF CCC ဖွဲ့စည်းမှု

TX ဒေတာ

နှုန်းထား

TX နာရီ

ဌာနခွဲ

အချက်

TX PCS

အထည်အလိပ်

အကျယ်

အလိုရှိသော

အထွက် Bit Clock

အကိုးအကား

နာရီ

အကြိမ်ရေ

ထည့်သွင်းခြင်း။

အကြိမ်ရေ

အထွက်

အကြိမ်ရေ

1PXL (1080p60) ၈

1485

4

10

5940

148.5

NA

NA

1PXL (1080p30) ၈

925

4

10

3700

148.5

92.5

74

12

1113.75

4

10

4455

148.5

111.375

74.25

16

1485

4

10

5940

148.5

148.5

74.25

4PXL (1080p60) ၈

1860

4

40

7440

148.5

46.5

37.2

12

2229

4

40

8916

148.5

55.725

37.15

16

2970

2

40

5940

148.5

74.25

37.125

4PXL (4kp30)

8

2970

2

40

5940

148.5

NA

NA

10

3712.5

2

40

7425

148.5

92.812

74.25

12

4455

1

40

4455

148.5

111.375

74.25

16

5940

1

40

5940

148.5

148.5

74.25

4PXL (4Kp60)

8

5940

1

40

5940

148.5

NA

NA

HDMI TX Sample Design ကို g_BITS_PER_COMPONENT = 8-bit နှင့် configure လုပ်သောအခါ

g_PIXELS_PER_CLK = 1 PXL မုဒ်ကို အောက်ပါပုံတွင် ပြထားသည်။

ပုံ ၂-၂။ HDMI TX Sample ဒီဇိုင်း

HDMI_TX_C0_0

PF_INIT_MONITOR_C0_0

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

PF_INIT_MONITOR_C0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Test_Pattern_Generator_C1

PF_XCVR_REF_CLK_C0_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[7:0]

DATA_R_I[7:0]

DATA_G_I[7:0]

DATA_G_I[7:0]

DATA_B_I[7:0]

DATA_B_I[7:0]

HDMI_TX_C0

PF_TX_PLL_C0_0

PF_XCVR_ERM_C0_0

PADs_OUT

LANE3_TXD_N

CLKS_FROM_TXPLL_0

LANE3_TXD_P

LANE0_IN

LANE2_TXD_N

LANE0_PCS_ARST_N

LANE2_TXD_P

LANE0_PMA_ARST_N

LANE1_TXD_N

LANE0_TX_DATA[9:0]

LANE1_TXD_P

LANE1_IN

LANE0_TXD_N

LANE1_PCS_ARST_N

LANE0_TXD_P

LANE1_PMA_ARST_N

LANE0_OUT

LANE1_TX_DATA[9:0]

LANE0_TX_CLK_R

LANE2_IN

LANE0_TX_CLK_STABLE

LANE2_PCS_ARST_N

LANE1_OUT

LANE2_PMA_ARST_N

LANE1_TX_CLK_R

LANE2_TX_DATA[9:0]

LANE1_TX_CLK_STABLE

LANE3_IN

LANE2_OUT

LANE3_PCS_ARST_N

LANE2_TX_CLK_R

LANE3_PMA_ARST_N

LANE2_TX_CLK_STABLE

LANE3_TX_DATA[9:0] LANE3_OUTLANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

PATTERN_SEL_I[2:0] REF_CLK_PAD_P REF_CLK_PAD_N

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

 

REF_CLKPLL_LOCKCLKS_TO_XCVR

PF_XCVR_REF_CLK_C0

PF_TX_PLL_C0

Ex အတွက်ample၊ 8-bit configurations တွင်၊ အောက်ပါ အစိတ်အပိုင်းများသည် ဒီဇိုင်း၏ အစိတ်အပိုင်းဖြစ်သည်- • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ကို TX အတွက် PMA မုဒ်တွင် 1485 Mbps ဒေတာနှုန်းထားအတွက် စီစဉ်သတ်မှတ်ထားပြီး ဒေတာ width ကို 10 bit အဖြစ် 1pxl မုဒ်အတွက် နှင့် ရှေ့ဇယားဆက်တင်များကိုအခြေခံ၍ 148.5 MHz ရည်ညွှန်းနာရီ

• ရှေ့ဇယားဆက်တင်များကိုအခြေခံ၍ PF_XCVR_ERM_C0_0 ၏ LANE0_TX_CLK_R အထွက်အား 148.5 MHz နာရီအဖြစ် ထုတ်ပေးသည်

• SYS_CLK_I (HDMI_TX_C0၊ Display_Controller_C0၊ pattern_generator_C0၊ CORERESET_PF_C0 နှင့် PF_INIT_MONITOR_C0) သည် 0 MHz ဖြစ်သည့် LANE148.5_TX_CLK_R မှ မောင်းနှင်သည်

• R_CLK_I၊ G_CLK_I နှင့် B_CLK_I ကို LANE3_TX_CLK_R၊ LANE2_TX_CLK_R နှင့် LANE1_TX_CLK_R အသီးသီး မောင်းနှင်ကြသည်

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 19

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

စနစ်ပေါင်းစည်းမှု

Sample ပေါင်းစပ်မှုအတွက်၊ g_BITS_PER_COMPONENT = 8 နှင့် g_PIXELS_PER_CLK = 4။ Ex အတွက်ample၊ 8-bit configurations တွင်၊ အောက်ပါ အစိတ်အပိုင်းများသည် ဒီဇိုင်း၏ အစိတ်အပိုင်းဖြစ်သည်- • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ကို PMA မုဒ်တွင် 2970 Mbps ဒေတာနှုန်းအတွက် ပြင်ဆင်သတ်မှတ်ထားပါသည်။

ရှေ့ဇယားဆက်တင်များကိုအခြေခံ၍ 40pxl မုဒ်အတွက် 1-bit နှင့် 148.5 MHz ရည်ညွှန်းနာရီအဖြစ် သတ်မှတ်ထားသော ဒေတာအကျယ်သည် TX သာဖြစ်သည်။

• ရှေ့ဇယားဆက်တင်များကိုအခြေခံ၍ PF_XCVR_ERM_C0_0 ၏ LANE0_TX_CLK_R အထွက်အား 74.25 MHz နာရီအဖြစ် ထုတ်ပေးသည်

• SYS_CLK_I (HDMI_TX_C0၊ Display_Controller_C0၊ pattern_generator_C0၊ CORERESET_PF_C0 နှင့် PF_INIT_MONITOR_C0) သည် 0 MHz ဖြစ်သည့် LANE148.5_TX_CLK_R မှ မောင်းနှင်သည်

• R_CLK_I၊ G_CLK_I နှင့် B_CLK_I ကို LANE3_TX_CLK_R၊ LANE2_TX_CLK_R နှင့် LANE1_TX_CLK_R အသီးသီး မောင်းနှင်ကြသည်

HDMI TX Sample Design၊ g_BITS_PER_COMPONENT = 12 Bit နှင့် g_PIXELS_PER_CLK = 1 PXL မုဒ်တွင် configure လုပ်သောအခါ၊ အောက်ပါပုံတွင် ပြထားသည်။

ပုံ ၂-၂။ HDMI TX Sample ဒီဇိုင်း

PF_XCVR_ERM_C0_0

PATTERN_SEL_I[2:0]

REF_CLK_PAD_P REF_CLK_PAD_N

PF_CCC_C1_0

REF_CLK_0 OUT0_FABCLK_0PLL_LOCK_0

 PF_CCC_C1

PF_INIT_MONITOR_C0_0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Test_Pattern_Generator_C0

PF_XCVR_REF_CLK_C0_0

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

PF_XCVR_REF_CLK_C0

HDMI_TX_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[11:0]

DATA_R_I[11:4]

DATA_G_I[11:0]

DATA_G_I[11:4]

DATA_B_I[11:0]

DATA_B_I[11:4]

HDMI_TX_C0

PF_TX_PLL_C0_0

PADs_OUT

CLKS_FROM_TXPLL_0

LANE3_TXD_N

LANE0_IN

LANE3_TXD_P

LANE0_PCS_ARST_N

LANE2_TXD_N

LANE0_PMA_ARST_N

LANE2_TXD_P

LANE0_TX_DATA[9:0]

LANE1_TXD_N

LANE1_IN

LANE1_TXD_P

LANE1_PCS_ARST_N

LANE0_TXD_N

LANE1_PMA_ARST_N

LANE0_TXD_P

LANE1_TX_DATA[9:0]

LANE0_OUT

LANE2_IN

LANE1_OUT

LANE2_PCS_ARST_N

LANE1_TX_CLK_R

LANE2_PMA_ARST_N

LANE1_TX_CLK_STABLE

LANE2_TX_DATA[9:0] LANE2_OUTLANE3_IN

LANE2_TX_CLK_R

LANE3_PCS_ARST_N

LANE2_TX_CLK_STABLE

LANE3_PMA_ARST_N

LANE3_OUT

LANE3_TX_DATA[9:0]

LANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

REF_CLKPLL_LOCKCLKS_TO_XCVR

 PF_INIT_MONITOR_C0

PF_TX_PLL_C0

Sample ပေါင်းစပ်မှုအတွက်၊ g_BITS_PER_COMPONENT > 8 နှင့် g_PIXELS_PER_CLK = 1။ Ex အတွက်ample၊ 12-bit configurations တွင်၊ အောက်ပါ အစိတ်အပိုင်းများသည် ဒီဇိုင်း၏ အစိတ်အပိုင်းများဖြစ်သည်-

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ကို TX အတွက် PMA မုဒ်တွင် ဒေတာနှုန်း 111.375 Mbps အတွက် ပြင်ဆင်သတ်မှတ်ထားပြီး၊ ဒေတာအကျယ်ကို 10pxl မုဒ်အတွက် 1 bit နှင့် 1113.75 Mbps ရည်ညွှန်းနာရီအဖြစ် သတ်မှတ်ပေးထားပြီး၊ ဇယား ၂-၄ ဆက်တင်များ

• PF_XCVR_ERM_C1_0 ၏ LANE0_TX_CLK_R အထွက်အား 111.375 MHz နာရီအဖြစ် ထုတ်ပေးသည်၊ ဇယား ၂-၄ ဆက်တင်များ

• R_CLK_I၊ G_CLK_I နှင့် B_CLK_I ကို LANE3_TX_CLK_R၊ LANE2_TX_CLK_R နှင့် LANE1_TX_CLK_R အသီးသီး မောင်းနှင်ကြသည်

• PF_CCC_C0 သည် LANE0_TX_CLK_R ဖြင့် မောင်းနှင်သည့် input clock သည် 0 MHz ဖြစ်ပြီး ကြိမ်နှုန်း 74.25 MHz ဖြင့် OUT111.375_FABCLK_1 ဟု အမည်ပေးထားသည့် နာရီကို ထုတ်ပေးပါသည်။

• SYS_CLK_I (HDMI_TX_C0၊ Display_Controller_C0၊ pattern_generator_C0၊ CORERESET_PF_C0 နှင့် PF_INIT_MONITOR_C0) သည် 0 MHz ဖြစ်သည့် OUT0_FABCLK_74.25 မှ မောင်းနှင်သည်

Sample ပေါင်းစပ်မှုအတွက်၊ g_BITS_PER_COMPONENT > 8 နှင့် g_PIXELS_PER_CLK = 4။ Ex အတွက်ample၊ 12-bit configurations တွင်၊ အောက်ပါ အစိတ်အပိုင်းများသည် ဒီဇိုင်း၏ အစိတ်အပိုင်းများဖြစ်သည်-

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ကို TX အတွက် PMA မုဒ်တွင် ဒေတာနှုန်း 4455 Mbps အတွက် ပြင်ဆင်သတ်မှတ်ထားပြီး၊ ဒေတာ width ကို 40pxl မုဒ်အတွက် 4 bit အဖြစ် ပြင်ဆင်သတ်မှတ်ထားပြီး 111.375 MHz ရည်ညွှန်းနာရီ၊ ဇယား ၂-၄ ဆက်တင်များ

• PF_XCVR_ERM_C1_0 ၏ LANE0_TX_CLK_R အထွက်အား 111.375 MHz နာရီအဖြစ် ထုတ်ပေးသည်၊ ဇယား ၂-၄ ဆက်တင်များ

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 20

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

စနစ်ပေါင်းစည်းမှု

• R_CLK_I၊ G_CLK_I နှင့် B_CLK_I ကို LANE3_TX_CLK_R၊ LANE2_TX_CLK_R နှင့် LANE1_TX_CLK_R အသီးသီး မောင်းနှင်ကြသည်

• PF_CCC_C0 သည် LANE0_TX_CLK_R ဖြင့် မောင်းနှင်သည့် input clock သည် 0 MHz ဖြစ်ပြီး ကြိမ်နှုန်း 74.25 MHz ဖြင့် OUT111.375_FABCLK_1 ဟု အမည်ပေးထားသည့် နာရီကို ထုတ်ပေးပါသည်။

• SYS_CLK_I (HDMI_TX_C0၊ Display_Controller_C0၊ pattern_generator_C0၊ CORERESET_PF_C0 နှင့် PF_INIT_MONITOR_C0) သည် 0 MHz ဖြစ်သည့် OUT0_FABCLK_74.25 မှ မောင်းနှင်သည်

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 21

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

7. ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း (မေးခွန်းတစ်ခုမေး)

တည်းဖြတ်မှုမှတ်တမ်းသည် စာရွက်စာတမ်းတွင် အကောင်အထည်ဖော်ခဲ့သော အပြောင်းအလဲများကို ဖော်ပြသည်။ အပြောင်းအလဲများကို လက်ရှိထုတ်ဝေမှုအများဆုံးမှ စတင်၍ ပြန်လည်ပြင်ဆင်ခြင်းဖြင့် စာရင်းပြုစုထားပါသည်။

ဇယား ၆-၁။ ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

ပြန်လည်ပြင်ဆင်ခြင်း။

ရက်စွဲ

ဖော်ပြချက်

C

၅/၅

အောက်ပါတို့သည် စာရွက်စာတမ်း၏ ပြန်လည်ပြင်ဆင်ခြင်း C တွင် အပြောင်းအလဲများစာရင်းဖြစ်သည်-

• မွမ်းမံထားသည်။ နိဒါန်း အပိုင်း

• တစ် pixel နှင့် pixel လေးခုအတွက် အရင်းအမြစ်အသုံးပြုမှုဇယားများကို ဖယ်ရှားပြီး ထပ်ဖြည့်ထားသည်။ ဇယား ၁ နှင့် ဇယား ၁ in 1. အရင်းအမြစ်အသုံးချမှု အပိုင်း

• မွမ်းမံထားသည်။ ဇယား ၂-၄ ၌ ၃.၁။ Configuration Parameters အပိုင်း

•ထည့်ထားသည် ဇယား ၂-၄ နှင့် ဇယား ၂-၄ ၌ ၃.၂။ ဆိပ်ကမ်းများ အပိုင်း

•ထည့်ထားသည် 6. စနစ်ပေါင်းစည်းခြင်း။ အပိုင်း

B

09/2022 စာတမ်း၏ ပြန်လည်ပြင်ဆင်မှု B တွင် အောက်ပါတို့သည် အပြောင်းအလဲများစာရင်းဖြစ်သည်-

• အင်္ဂါရပ်များနှင့် အကြောင်းအရာများကို အပ်ဒိတ်လုပ်ထားသည်။ နိဒါန်း

•ထည့်ထားသည် ပုံ ၂-၁ ပိတ်ထားသော အသံမုဒ်အတွက်

•ထည့်ထားသည် ဇယား ၂-၄ နှင့် ဇယား ၂-၄

• အပ်ဒိတ်လုပ်ထားသည်။ ဇယား ၂-၄ နှင့် ဇယား ၂-၄

• မွမ်းမံထားသည်။ ဇယား ၂-၄

• မွမ်းမံထားသည်။ 1. အရင်းအမြစ်အသုံးချမှု

• မွမ်းမံထားသည်။ ပုံ ၂-၁

• မွမ်းမံထားသည်။ ပုံ ၂-၁

A

04/2022 စာတမ်း၏ ပြန်လည်ပြင်ဆင်မှု A တွင် အောက်ပါတို့သည် အပြောင်းအလဲများစာရင်းဖြစ်သည်-

• စာရွက်စာတမ်းအား Microchip နမူနာပုံစံသို့ ရွှေ့ပြောင်းထားသည်။

• စာရွက်စာတမ်းနံပါတ်ကို 50003319 မှ DS50200863 သို့ အပ်ဒိတ်လုပ်ခဲ့သည်။

2.0

အောက်ပါတို့သည် ဤပြန်လည်ပြင်ဆင်မှုတွင် ပြုလုပ်ခဲ့သော အပြောင်းအလဲများ၏ အကျဉ်းချုပ်ဖြစ်သည်။

• အင်္ဂါရပ်များနှင့် ပံ့ပိုးပေးထားသော မိသားစုများ ကဏ္ဍများကို ပေါင်းထည့်ထားသည်။

1.0

08/2021 ကနဦး ပြင်ဆင်ချက်

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 22

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

Microchip FPGA ပံ့ပိုးမှု 

Microchip FPGA ထုတ်ကုန်အုပ်စုသည် ၎င်း၏ထုတ်ကုန်များကို ဖောက်သည်ဝန်ဆောင်မှု၊ ဖောက်သည်နည်းပညာပံ့ပိုးမှုစင်တာ၊ a website နှင့် ကမ္ဘာတစ်ဝှမ်းရှိ အရောင်းရုံးများ။ ပံ့ပိုးကူညီမှုအား မဆက်သွယ်မီ Microchip အွန်လိုင်းရင်းမြစ်များကို သွားရောက်ကြည့်ရှုရန် အကြံပြုလိုသည်မှာ ၎င်းတို့၏မေးမြန်းချက်များကို ဖြေပြီးသားဖြစ်နိုင်ချေများပါသည်။

နည်းပညာပံ့ပိုးကူညီမှုစင်တာမှတဆင့် ဆက်သွယ်ပါ။ website မှာ www.microchip.com/support. FPGA စက်ပစ္စည်းအပိုင်းနံပါတ်ကို ဖော်ပြပါ၊ သင့်လျော်သော case အမျိုးအစားကို ရွေးချယ်ပြီး ဒီဇိုင်းကို အပ်လုဒ်လုပ်ပါ။ fileနည်းပညာပိုင်းဆိုင်ရာ ပံ့ပိုးကူညီမှု ကိစ္စတစ်ခုကို ဖန်တီးနေစဉ်။

ထုတ်ကုန်စျေးနှုန်း၊ ထုတ်ကုန်အဆင့်မြှင့်တင်မှု၊ အပ်ဒိတ်အချက်အလက်၊ မှာယူမှုအခြေအနေနှင့် ခွင့်ပြုချက်ကဲ့သို့သော နည်းပညာမဟုတ်သော ထုတ်ကုန်ပံ့ပိုးမှုအတွက် ဖောက်သည်ဝန်ဆောင်မှုကို ဆက်သွယ်ပါ။

• မြောက်အမေရိကမှ ဖုန်းခေါ်ဆိုပါ။ 800.262.1060

• ကျန်ကမ္ဘာ့မှ ဖုန်းခေါ်ဆိုပါ။ 650.318.4460

• Fax ကို ကမ္ဘာပေါ်ရှိ မည်သည့်နေရာမှမဆို၊ 650.318.8044

Microchip အချက်အလက် 

Microchip ပါ။ Website

Microchip သည် ကျွန်ုပ်တို့မှ တစ်ဆင့် အွန်လိုင်း ပံ့ပိုးမှု ပေးပါသည်။ website မှာ www.microchip.com/. ဒီ website ကိုဖန်တီးရန်အသုံးပြုသည်။ files နှင့် အချက်အလက်များကို ဖောက်သည်များအတွက် အလွယ်တကူ ရရှိနိုင်သည်။ ရရှိနိုင်သောအကြောင်းအရာအချို့တွင်-

• ထုတ်ကုန်ပံ့ပိုးမှု - ဒေတာစာရွက်များနှင့်အမှားအယွင်းများ၊ လျှောက်လွှာမှတ်စုများနှင့် sample ပရိုဂရမ်များ၊ ဒီဇိုင်းအရင်းအမြစ်များ၊ အသုံးပြုသူ၏လမ်းညွှန်ချက်များနှင့် ဟာ့ဒ်ဝဲပံ့ပိုးမှုစာရွက်စာတမ်းများ၊ နောက်ဆုံးထွက်ဆော့ဖ်ဝဲလ်များနှင့် မော်ကွန်းတင်ထားသောဆော့ဖ်ဝဲများ

• အထွေထွေနည်းပညာပံ့ပိုးမှု - မကြာခဏမေးလေ့ရှိသောမေးခွန်းများ (FAQs)၊ နည်းပညာဆိုင်ရာ ပံ့ပိုးကူညီမှုတောင်းဆိုမှုများ၊ အွန်လိုင်းဆွေးနွေးမှုအဖွဲ့များ၊ Microchip ဒီဇိုင်းမိတ်ဖက်ပရိုဂရမ်အဖွဲ့ဝင်စာရင်း

• Microchip ၏စီးပွားရေး - ထုတ်ကုန်ရွေးချယ်ခြင်းနှင့် မှာယူခြင်းလမ်းညွှန်များ၊ နောက်ဆုံးထုတ် Microchip သတင်းထုတ်ပြန်ချက်များ၊ ဆွေးနွေးပွဲများနှင့် ပွဲများစာရင်းများ၊ Microchip အရောင်းရုံးများစာရင်းများ၊ ဖြန့်ဖြူးသူများနှင့် စက်ရုံကိုယ်စားလှယ်များ၊

ထုတ်ကုန်ပြောင်းလဲမှု အကြောင်းကြားချက် ဝန်ဆောင်မှု

Microchip ၏ထုတ်ကုန်ပြောင်းလဲမှုသတိပေးချက်ဝန်ဆောင်မှုသည် သုံးစွဲသူများအား Microchip ထုတ်ကုန်များပေါ်တွင် လက်ရှိရှိနေစေရန် ကူညီပေးပါသည်။ စာရင်းသွင်းသူများသည် သတ်မှတ်ထားသော ထုတ်ကုန်မိသားစု သို့မဟုတ် စိတ်ပါဝင်စားသော ဖွံ့ဖြိုးတိုးတက်ရေးကိရိယာတစ်ခုနှင့် ပတ်သက်သည့် အပြောင်းအလဲများ၊ အပ်ဒိတ်များ၊ တည်းဖြတ်မှုများ သို့မဟုတ် အမှားအယွင်းများ ရှိသည့်အခါတိုင်း အီးမေးလ်အကြောင်းကြားချက် ရရှိပါမည်။

စာရင်းသွင်းရန်၊ သို့သွားပါ။ www.microchip.com/pcn မှတ်ပုံတင်ရန် ညွှန်ကြားချက်များကို လိုက်နာပါ။ ဖောက်သည်ပံ့ပိုးမှု

Microchip ထုတ်ကုန်များကို အသုံးပြုသူများသည် ချန်နယ်များစွာမှတစ်ဆင့် အကူအညီများရရှိနိုင်သည်- • ဖြန့်ဖြူးသူ သို့မဟုတ် ကိုယ်စားလှယ်

• ဒေသအရောင်းရုံး

• Embedded Solutions Engineer (ESE)

• နည်းပညာနှင့်ပတ်သက်သောအထောက်အပံ့

ဝယ်ယူသူများသည် ၎င်းတို့၏ ဖြန့်ဖြူးရောင်းချသူ၊ ကိုယ်စားလှယ် သို့မဟုတ် ESE ကို ပံ့ပိုးကူညီရန် ဆက်သွယ်သင့်သည်။ ဖောက်သည်များကို ကူညီရန် ဒေသတွင်း အရောင်းရုံးများလည်း ရှိသည်။ အရောင်းရုံးများနှင့် တည်နေရာများစာရင်းကို ဤစာတမ်းတွင် ထည့်သွင်းထားသည်။

နည်းပညာပိုင်းဆိုင်ရာ ပံ့ပိုးကူညီမှုများကိုလည်း ရရှိနိုင်ပါသည်။ webဆိုက်- www.microchip.com/support Microchip Devices Code Protection Feature

Microchip ထုတ်ကုန်များတွင် ကုဒ်ကာကွယ်ရေးအင်္ဂါရပ်၏ အောက်ပါအသေးစိတ်အချက်အလက်များကို မှတ်သားထားပါ-

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 23

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

• Microchip ထုတ်ကုန်များသည် ၎င်းတို့၏ သီးခြား Microchip Data Sheet တွင်ပါရှိသော သတ်မှတ်ချက်များနှင့် ကိုက်ညီပါသည်။

• Microchip သည် ရည်ရွယ်ထားသည့်ပုံစံ၊ လည်ပတ်မှုသတ်မှတ်ချက်များအတွင်းနှင့် ပုံမှန်အခြေအနေများတွင် အသုံးပြုသည့်အခါ ၎င်း၏ထုတ်ကုန်မိသားစုသည် လုံခြုံသည်ဟု ယုံကြည်သည်။

• Microchip သည် ၎င်း၏ ဉာဏပစ္စည်းဆိုင်ရာ အခွင့်အရေးများကို ပြင်းပြင်းထန်ထန် တန်ဖိုးထားကာ ကာကွယ်သည်။ Microchip ထုတ်ကုန်၏ ကုဒ်အကာအကွယ်အင်္ဂါရပ်များကို ချိုးဖောက်ရန် ကြိုးပမ်းမှုများကို တင်းတင်းကျပ်ကျပ် တားမြစ်ထားပြီး Digital Millennium မူပိုင်ခွင့်အက်ဥပဒေကို ချိုးဖောက်နိုင်သည်။

• Microchip နှင့် အခြားသော semiconductor ထုတ်လုပ်သူသည် ၎င်း၏ကုဒ်၏ လုံခြုံရေးကို အာမခံနိုင်မည်မဟုတ်ပေ။ ကုဒ်အကာအကွယ်သည် ကျွန်ုပ်တို့သည် ထုတ်ကုန်သည် “မပျက်စီးနိုင်သော” ဖြစ်သည်ဟု အာမခံသည်ဟု မဆိုလိုပါ။ ကုဒ်အကာအကွယ်သည် အဆက်မပြတ် ပြောင်းလဲနေသည်။ Microchip သည် ကျွန်ုပ်တို့၏ထုတ်ကုန်များ၏ ကုဒ်ကာကွယ်ရေးအင်္ဂါရပ်များကို စဉ်ဆက်မပြတ်တိုးတက်ကောင်းမွန်အောင်လုပ်ဆောင်ရန် ကတိပြုပါသည်။

ဥပဒေသတိပေးချက်

ဤထုတ်ဝေမှုနှင့် ဤနေရာတွင်ရှိအချက်အလက်များကို Microchip ထုတ်ကုန်များကို ဒီဇိုင်းထုတ်ခြင်း၊ စမ်းသပ်ခြင်းနှင့် Microchip ထုတ်ကုန်များကို သင့်အက်ပ်လီကေးရှင်းနှင့် ပေါင်းစပ်ရန်အပါအဝင် Microchip ထုတ်ကုန်များနှင့်သာ အသုံးပြုနိုင်ပါသည်။ ဤအချက်အလက်ကို အခြားနည်းဖြင့် အသုံးပြုခြင်းသည် ဤစည်းကမ်းချက်များကို ချိုးဖောက်ပါသည်။ စက်ပစ္စည်းအပလီကေးရှင်းများနှင့်ပတ်သက်သည့် အချက်အလက်များကို သင့်အဆင်ပြေစေရန်အတွက်သာ ပံ့ပိုးပေးထားပြီး အပ်ဒိတ်များဖြင့် အစားထိုးနိုင်ပါသည်။ သင်၏လျှောက်လွှာသည် သင်၏သတ်မှတ်ချက်များနှင့် ကိုက်ညီကြောင်း သေချာစေရန်မှာ သင်၏တာဝန်ဖြစ်သည်။ အပိုပံ့ပိုးကူညီမှုများအတွက် သင်၏ဒေသခံ Microchip အရောင်းရုံးသို့ ဆက်သွယ်ပါ သို့မဟုတ် အပိုပံ့ပိုးကူညီမှုအား တွင် ရယူပါ။ www.microchip.com/en-us/support/design-help/ client-support-services.

ဤအချက်အလက်များကို Microchip “ရှိသကဲ့သို့” မှ ပံ့ပိုးပေးပါသည်။ MICROCHIP သည် မည်သည့်အမျိုးအစားကိုမဆို ကိုယ်စားပြုခြင်း သို့မဟုတ် အာမခံချက်များအား ဖော်ပြခြင်း သို့မဟုတ် အဓိပ္ပါယ်ဖွင့်ဆိုသည်ဖြစ်စေ စာဖြင့်ဖြစ်စေ သို့မဟုတ် နှုတ်ဖြင့်ဖြစ်စေ၊ ဥပဒေအရဖြစ်စေ သို့မဟုတ် အခြားနည်းဖြင့်ဖြစ်စေ ပါဝင်သည့်အချက်အလက်များနှင့်သက်ဆိုင်သော်လည်း အကန့်အသတ်မရှိ ဖော်ပြထားသည်ဖြစ်စေ ချိုးဖောက်မှုမရှိသော၊ ရောင်းဝယ်ဖောက်ကားခြင်းနှင့် ကြံ့ခိုင်မှုတို့သည် ၎င်း၏အခြေအနေ၊ အရည်အသွေး သို့မဟုတ် စွမ်းဆောင်ရည်နှင့်သက်ဆိုင်သော အာမခံချက်များ သို့မဟုတ် အထူးရည်ရွယ်ချက်အတွက် သို့မဟုတ် အာမခံချက်။

သွယ်ဝိုက်သော၊ အထူး၊ ပြစ်ဒဏ်ခတ်မှု၊ မတော်တဆ သို့မဟုတ် အကျိုးဆက်ဖြစ်သော ဆုံးရှုံးမှု၊ ပျက်စီးမှု၊ ကုန်ကျစရိတ်၊ ကုန်ကျစရိတ်၊ သို့မဟုတ် စရိတ်စက တစ်မျိုးမျိုးအတွက် မည်ကဲ့သို့သော သက်ရောက်မှုရှိစေကာမူ၊ MICROCHIP သည် ဖြစ်နိုင်ခြေ သို့မဟုတ် ပျက်စီးမှုများသည် မျှော်မှန်းနိုင်သည်ဟု အကြံပြုထားသည်။ ဥပဒေအရ ခွင့်ပြုထားသော အတိုင်းအတာအထိ၊ သတင်းအချက်အလက်နှင့် သက်ဆိုင်သည့် မည်သည့်နည်းဖြင့်မဆို တောင်းဆိုမှုအားလုံးတွင် Microchip ၏ စုစုပေါင်းတာဝန်ဝတ္တရားမှာ အချက်အလက်များ သို့မဟုတ် ၎င်း၏အသုံးပြုမှုတွင် သက်ဆိုင်သည့် အခကြေးငွေပမာဏထက် ကျော်လွန်မည်မဟုတ်ပါ ၊ အကယ်၍ သင့်တွင်ပါရှိသည့် ပမာဏအတိုင်း ရှိပါက၊ အချက်အလက်

အသက်ကယ်ထောက်ပံ့မှုနှင့်/သို့မဟုတ် ဘေးကင်းရေးအပလီကေးရှင်းများတွင် Microchip စက်ပစ္စည်းများကို အသုံးပြုခြင်းသည် ဝယ်သူ၏အန္တရာယ်မှာ လုံးလုံးလျားလျားဖြစ်ပြီး ဝယ်ယူသူသည် ယင်းအသုံးပြုမှုမှရရှိလာသော ပျက်စီးဆုံးရှုံးမှုများ၊ အရေးဆိုမှုများ၊ လျော်ကြေးများ သို့မဟုတ် ကုန်ကျစရိတ်များမှ ကာကွယ်ရန်၊ လျော်ကြေးပေးပြီး ကိုင်ဆောင်ရန် သဘောတူပါသည်။ မည်သည့် Microchip ဉာဏပစ္စည်းမူပိုင်ခွင့်အခွင့်အရေးများအောက်တွင်၊ သွယ်ဝိုက်၍ဖြစ်စေ၊ အခြားနည်းဖြင့်ဖြစ်စေ လိုင်စင်များကို အခြားနည်းဖြင့်ဖော်ပြခြင်းမပြုဘဲ ဖြန့်ဝေခြင်းမပြုပါ။

ကုန်အမှတ်တံဆိပ်များ

Microchip အမည်နှင့် လိုဂို၊ Microchip လိုဂို၊ Adaptec၊ AVR၊ AVR လိုဂို၊ AVR Freaks၊ BesTime၊ BitCloud၊ CryptoMemory၊ CryptoRF၊ dsPIC၊ flexPWR၊ HELDO၊ IGLOO၊ JukeBlox၊ KeeLoq၊ Kleer၊ LANCheck၊ LinkMD, maXtouch MediaLB၊ megaAVR၊ Microsemi၊ Microsemi လိုဂို၊ အများစု၊ အများဆုံး လိုဂို၊ MPLAB၊ OptoLyzer၊ PIC၊ picoPower၊ PICSTART၊ PIC32 လိုဂို၊ PolarFire၊ Prochip ဒီဇိုင်နာ၊ QTouch၊ SAM-BA၊ SenGenuity၊ SpyNIC၊ SST၊ SST Logoym၊ SuperFlash၊ ၊ SyncServer၊ Tachyon၊ TimeSource၊ tinyAVR၊ UNI/O၊ Vectron နှင့် XMEGA တို့သည် USA နှင့် အခြားနိုင်ငံများရှိ Microchip Technology Incorporated ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။

AgileSwitch၊ ClockWorks၊ The Embedded Control Solutions ကုမ္ပဏီ၊ EtherSynch၊ Flashtec၊ Hyper Speed ​​Control၊ HyperLight Load၊ Libero၊ motorBench၊ mTouch၊ Powermite 3၊ Precision Edge၊ ProASIC၊ ProASIC Plus၊ ProASIC Plus လိုဂို၊ Quiet-Wire၊ SmartFusion၊ SyncWorld၊ TimeCesium၊ TimeHub၊ TimePictra၊ TimeProvider နှင့် ZL တို့သည် U.S.A တွင် ထည့်သွင်းထားသော Microchip Technology ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။

ကပ်လျက်သော့ ဖိနှိပ်မှု၊ AKS၊ အင်နာလော့-ဖော်-the-ဒစ်ဂျစ်တယ်ခေတ်၊ မည်သည့် Capacitor၊ AnyIn၊ AnyOut၊ တိုးမြှင့်ထားသော ပြောင်းလဲခြင်း၊ BlueSky၊ BodyCom၊ Clockstudio၊ CodeGuard၊ CryptoAuthentication၊ CryptoAutomotive၊ CryptoCompanion၊ CryptoPICDnamic၊ dss

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 24

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

ပျမ်းမျှ Matching၊ DAM၊ ECAN၊ Espresso T1S၊ EtherGREEN၊ EyeOpen၊ GridTime၊ IdealBridge၊ IGaT၊ In-Circuit Serial Programming၊ ICSP၊ INICnet၊ Intelligent Paralleling၊ IntelliMOS၊ Inter-Chip ချိတ်ဆက်မှု၊ JitterBlocker၊ Knob-Displayon maxCrypto၊ အများဆုံးView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB အသိအမှတ်ပြုလိုဂို၊ MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, Pure ၊ QMatrix၊ REAL ICE၊ Ripple Blocker၊ RTAX၊ RTG4၊ SAM-ICE၊ Serial Quad I/O၊ simpleMAP၊ SimpliPHY၊ SmartBuffer၊ SmartHLS၊ SMART-IS၊ storClad၊ SQI၊ SuperSwitcher၊ SuperSwitcher II၊ Switchtec၊ စုစုပေါင်း Endurance ၊ ယုံကြည်ရသောအချိန်၊ TSHARC၊ Turing၊ USBCheck၊ VariSense၊ VectorBlox၊ VeriPHY၊ ViewSpan၊ WiperLock၊ XpressConnect နှင့် ZENA တို့သည် USA နှင့် အခြားသောနိုင်ငံများရှိ Microchip Technology Incorporated ၏ ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။

SQTP သည် USA တွင်ထည့်သွင်းထားသော Microchip Technology ၏ဝန်ဆောင်မှုအမှတ်အသားတစ်ခုဖြစ်သည်။

Adaptec လိုဂို၊ ဝယ်လိုအားရှိ ကြိမ်နှုန်း၊ Silicon Storage Technology နှင့် Symmcom တို့သည် အခြားနိုင်ငံများတွင် Microchip Technology Inc. ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။

GestIC သည် Microchip Technology Germany II GmbH & Co. KG ၏ မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်တစ်ခုဖြစ်ပြီး အခြားနိုင်ငံများရှိ Microchip Technology Inc. ၏ လုပ်ငန်းခွဲတစ်ခုဖြစ်သည်။

ဤနေရာတွင် ဖော်ပြထားသော အခြားကုန်အမှတ်တံဆိပ်များအားလုံးသည် ၎င်းတို့၏ သက်ဆိုင်ရာကုမ္ပဏီများ၏ ပိုင်ဆိုင်မှုဖြစ်သည်။ © 2024၊ Microchip Technology Incorporated နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ။ မူပိုင်ခွင့်ကိုလက်ဝယ်ထားသည်။ ISBN-

အရည်အသွေးစီမံခန့်ခွဲမှုစနစ်

Microchip ၏ အရည်အသွေးစီမံခန့်ခွဲမှုစနစ်များနှင့် ပတ်သက်သော အချက်အလက်များအတွက် ကျေးဇူးပြု၍ ဝင်ရောက်ကြည့်ရှုပါ။ www.microchip.com/quality.

 အသုံးပြုသူလမ်းညွှန်

DS50003319C – 25

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

ကမ္ဘာတစ်ဝှမ်း အရောင်းနှင့် ဝန်ဆောင်မှု

အမေရိကားအာရှ/ပစိဖိတ် အာရှ/ပစိဖိတ်ဥရောပ

ကော်ပိုရိတ်ရုံး

2355 အနောက် Chandler Blvd Chandler၊ AZ 85224-6199 ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

နည်းပညာနှင့်ပတ်သက်သောအထောက်အပံ့:

www.microchip.com/support Web လိပ်စာ-

www.microchip.com

အတ္တလန်တာ

Duluth၊ GA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

အော်စတင်၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဘော်စတွန်

Westborough, MA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ချီကာဂို

Itasca, IL

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဒါလား

Addison၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဒက်ထရွိုက်

Novi, MI

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဟူစတန်၊ TX

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

အင်ဒီယာနာပိုလစ်

Noblesville, IN

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

လော့စ်အိန်ဂျလိစ်

မစ်ရှင် Viejo, CA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

Raleigh, NC

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

နယူးယောက်၊ NY

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

San Jose, CA

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ကနေဒါ - တိုရွန်တို

ဖုန်း ၇၃၆-၇၈၄-၆၀၉၄

ဖက်စ်- ၇၃၆-၇၈၄-၆၀၉၄

သြစတြေးလျ - ဆစ်ဒနီ Tel: 61-2-9868-6733 တရုတ်-ပေကျင်း

Tel: 86-10-8569-7000 တရုတ်-ချန်ဒူး

Tel: 86-28-8665-5511 တရုတ်-ချုံကင်း Tel: 86-23-8980-9588 တရုတ် - Dongguan Tel: 86-769-8702-9880 တရုတ်-ကွမ်ကျိုး Tel: 86-20-8755-8029 တရုတ် - Hangzhou Tel: 86-571-8792-8115 တရုတ် - ဟောင်ကောင် SAR Tel: 852-2943-5100 တရုတ်-နန်ကျင်း

Tel: 86-25-8473-2460 တရုတ် - Qingdao

Tel: 86-532-8502-7355 တရုတ်-ရှန်ဟိုင်း

Tel: 86-21-3326-8000 တရုတ် - ရှန်ယန်း Tel: 86-24-2334-2829 တရုတ်-ရှန်ကျန်း Tel: 86-755-8864-2200 တရုတ် - Suzhou

Tel: 86-186-6233-1526 တရုတ်-ဝူဟန်

Tel: 86-27-5980-5300 တရုတ်-ရှန်း

Tel: 86-29-8833-7252 တရုတ် – Xiamen

Tel: 86-592-2388138 တရုတ်-ဇူဟိုင်

Tel: 86-756-3210040

အိန္ဒိယ-ဘန်ဂလို

Tel: 91-80-3090-4444

အိန္ဒိယ - နယူးဒေလီ

Tel: 91-11-4160-8631

အိန္ဒိယ - ပွန်

Tel: 91-20-4121-0141

ဂျပန်-အိုဆာကာ

Tel: 81-6-6152-7160

ဂျပန်-တိုကျို

Tel: 81-3-6880- 3770

ကိုရီးယား - ဒေဂူ

Tel: 82-53-744-4301

ကိုရီးယား - ဆိုးလ်

Tel: 82-2-554-7200

မလေးရှား - ကွာလာလမ်ပူ Tel: 60-3-7651-7906

မလေးရှား-ပီနန်

Tel: 60-4-227-8870

ဖိလစ်ပိုင် - မနီလာ

Tel: 63-2-634-9065

စင်္ကာပူ

Tel: 65-6334-8870

ထိုင်ဝမ် - ရှင်ချူး

Tel: 886-3-577-8366

ထိုင်ဝမ် - ရှုံ

Tel: 886-7-213-7830

ထိုင်ဝမ်-တိုင်ပေ

Tel: 886-2-2508-8600

ထိုင်း-ဘန်ကောက်

Tel: 66-2-694-1351

ဗီယက်နမ် - ဟိုချီမင်း

Tel: 84-28-5448-2100

 အသုံးပြုသူလမ်းညွှန်

သြစတြီးယား - ဝဲလ်

Tel: 43-7242-2244-39

Fax: 43-7242-2244-393

ဒိန်းမတ် - ကိုပင်ဟေဂင်

Tel: 45-4485-5910

Fax: 45-4485-2829

ဖင်လန် - Espoo

Tel: 358-9-4520-820

ပြင်သစ် - ပဲရစ်

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

ဂျာမနီ - Garching

Tel: 49-8931-9700

ဂျာမနီ – ဟာန်

Tel: 49-2129-3766400

ဂျာမနီ – Heilbronn

Tel: 49-7131-72400

ဂျာမနီ – Karlsruhe

Tel: 49-721-625370

ဂျာမနီ – မြူးနစ်

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

ဂျာမနီ – Rosenheim

Tel: 49-8031-354-560

အစ္စရေး – Hod Hasharon

Tel: 972-9-775-5100

အီတလီ – မီလန်

Tel: 39-0331-742611

Fax: 39-0331-466781

အီတလီ – Padova

Tel: 39-049-7625286

နယ်သာလန် - Drunen

Tel: 31-416-690399

Fax: 31-416-690340

နော်ဝေး - Trondheim

Tel: 47-72884388

ပိုလန် - ဝါဆော

Tel: 48-22-3325737

ရိုမေးနီးယား - ဘူခါရက်စ်

Tel: 40-21-407-87-50

စပိန် – မက်ဒရစ်

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

ဆွီဒင် - Gothenberg

Tel: 46-31-704-60-40

ဆွီဒင် – စတော့ဟုမ်း

Tel: 46-8-5090-4654

ယူကေ - Wokingham

Tel: 44-118-921-5800

Fax: 44-118-921-5820

DS50003319C – 26

© 2024 Microchip Technology Inc. နှင့် ၎င်း၏ လုပ်ငန်းခွဲများ

စာရွက်စာတမ်းများ / အရင်းအမြစ်များ

MICROCHIP DS50003319C-13 Ethernet HDMI TX IP [pdf] အသုံးပြုသူလမ်းညွှန်
DS50003319C - 13၊ DS50003319C - 2၊ DS50003319C - 3၊ DS50003319C-13 Ethernet HDMI TX IP၊ DS50003319C-13၊ Ethernet HDMI IP၊ HDMI TX IP၊ IP

ကိုးကား

မှတ်ချက်တစ်ခုချန်ထားပါ။

သင့်အီးမေးလ်လိပ်စာကို ထုတ်ပြန်မည်မဟုတ်ပါ။ လိုအပ်သောအကွက်များကို အမှတ်အသားပြုထားသည်။ *