CAN-CN FPGA- PolarFire PCIe L2P2 လင့်ခ်ပြည်နယ်ပံ့ပိုးမှု
Microchip ကော်ပိုရေးရှင်း
အကြောင်းအရာ- CAN-CN FPGA- PolarFire PCI Express L2P2 လင့်ခ်ပြည်နယ် ပံ့ပိုးမှု
ဖော်ပြချက်-
Libero SoC ထုတ်ဝေမှု 2022.1 တွင် L2P2 ပါဝါစီမံခန့်ခွဲမှုလင့်ခ်ကို ဖွင့်ရန် ရွေးချယ်ခွင့်ကို Generate SERDES Initialization GUI မှ ဖယ်ရှားခဲ့သည်။ PolarFire transceiver PCIe Link Training နှင့် Status State Machine (LTSSM) hardware blocks များအားလုံးသည် L2P2 power management link state ကို မပံ့ပိုးပါ။
ပြောင်းလဲရခြင်းအကြောင်းရင်း-
PolarFire transceiver လုပ်ကွက်များတွင် ထည့်သွင်းထားသော PCIe Gen1 နှင့် Gen2 Root-port နှင့် End-point controller များ ပါဝင်သည်။ PCIe Sub-system (PCIESS) LTSSM သည် Link Training state နှင့် Re-Training (Recovery) အခြေအနေတို့ကို ပံ့ပိုးပေးသည်။ သို့ရာတွင်၊ မူရင်းစာရွက်စာတမ်းတွင် မှားယွင်းစွာဖော်ပြထားသည့်အတိုင်း၊ PCIESS သည် L2P2 ကဲ့သို့သော ဆော့ဖ်ဝဲလ်မောင်းနှင်သည့် ပါဝါစီမံခန့်ခွဲမှုအခြေအနေများကို မပံ့ပိုးပါ။
- PolarFire PCIESS Root-Port မှထုတ်ပေးသော Software-driven L2P2 entry commands များကို downstream end-points များသို့ ပံ့ပိုးမထားပါ။ root-port တစ်ခုအနေဖြင့်၊ ၎င်းသည် side-band PERSTn (fundamental reset) သို့မဟုတ် power cycle တစ်ခုဖြင့် လင့်ခ်အား ပြန်လည်စတင်ခြင်းဖြင့်သာ လင့်ခ်ကို လုံးဝအနှောင့်အယှက်ဖြစ်စေပြီး ပြန်လည်ရယူနိုင်မည်ဖြစ်သည်။
- PolarFire PCIESS End-point သည် L2P2 လင့်ခ်အခြေအနေသို့ ဝင်ရောက်ရန် host မှ အမိန့်မပေးသင့်ပါ။ အဆုံးအချက်အနေဖြင့်၊ လင့်ခ်သည် ဘေးထွက်ကြိုး PERSTn (အခြေခံပြန်လည်သတ်မှတ်ခြင်း) သို့မဟုတ် ပါဝါစက်ဝန်းဖြင့် လင့်ခ်ကို ပြန်လည်စတင်ခြင်းဖြင့်သာ အနှောင့်အယှက်ဖြစ်နိုင်ပြီး ပြန်လည်ရယူနိုင်ပါသည်။
လျှောက်လွှာသက်ရောက်မှု-
PolarFire စက်ပစ္စည်းများသည် L2P2 ပါဝါစီမံခန့်ခွဲမှုလင့်ခ်အခြေအနေကို မပံ့ပိုးပါ။
- လင့်ခ်နှောင့်ယှက်မှုများကို ရှောင်ရှားရန်၊ PCIe ပါဝါစီမံခန့်ခွဲမှုဆော့ဖ်ဝဲသည် ပါဝါနိမ့်သောလင့်ခ်အခြေအနေ (L2) ကိုထည့်သွင်းရန် PolarFire PCIESS Root-port သို့မဟုတ် End-point ကို အမိန့်မပေးရပါ။
- PolarFire စက်ပစ္စည်းအတွက် နောက်ထပ် လည်ပတ်စွမ်းအင်ချွေတာမှု မရရှိနိုင်ပါ။
- Libero SoC ထုတ်ဝေမှု 2022.1 ကို PCI Legacy Power Management တွင် ပိတ်ထားသော D3hot နှင့် D3cold ကို ကြော်ငြာရန် အဆင့်မြှင့်တင်ထားပါသည်။
- နောက်ထပ် လုပ်ငန်းလည်ပတ်မှု ပါဝါချွေတာမှု ရရှိစေရန်အတွက်၊ ရှိပြီးသား ပါဝါ-အကောင်းမွန်ဆုံးသော PolarFire ကိရိယာဗိသုကာ၏ထိပ်တွင် FPGA ဒီဇိုင်နာသည် FPGA အထည်ဒီဇိုင်းသို့ တိုက်ရိုက်ပါဝါစီမံခန့်ခွဲမှုနည်းပညာများကို အသုံးပြုသင့်သည်။
လုပ်ဆောင်ချက်လိုအပ်သည်
- အသုံးပြုသူများသည် PCIESS လင့်ခ် လေ့ကျင့်ရေးဆိုင်ရာ ပံ့ပိုးမှုဆိုင်ရာ Microchip မှ ပေးအပ်သော မွမ်းမံထားသော စာရွက်စာတမ်းများကို ကိုးကားသင့်သည်။
- https://www.microsemi.com/document-portal/doc_download/1245812-polarfire-fpga-and-polarfire-soc-fpga-pci-expressuser-guide
- အသုံးပြုသူများသည် ၎င်းတို့၏ ဒီဇိုင်းတွင် ပါဝါချွေတာမှု ထပ်မံတည်ဆောက်ရန်အတွက် အသုံးပြုသူများ အသုံးပြုနိုင်သော စက်အင်္ဂါရပ်များအတွက် PolarFire FPGA Low Power Application Note ကို ကိုးကားပါ။
Microchip နည်းပညာကို 2355 West Chandler Blvd တွင် ထည့်သွင်းထားသည်။
Chandler၊ AZ 85224-6199 ပင်မရုံး ၇၃၆-၇၈၄-၆၀၉၄ ဖက်စ် ၇၃၆-၇၈၄-၆၀၉၄
ဆက်သွယ်ရန်အချက်အလက်များ:
ဤအကြောင်းအရာနှင့်ပတ်သက်ပြီး သင့်တွင်မေးခွန်းများရှိပါက FPGA-BU နည်းပညာပံ့ပိုးကူညီမှုအသင်းထံ ဆက်သွယ်ပါ။ web အောက်က portal ပါ။ http://www.microchip.com/support
လေးစားစွာဖြင့်
Microchip Technology Inc ၏ ရာနှုန်းပြည့် ပိုင်ဆိုင်သော လုပ်ငန်းခွဲဖြစ်သော Microsemi Corporation
ဖောက်သည်သတိပေးချက် (CN) သို့မဟုတ် ဖောက်သည်အကြံပေးသတိပေးချက် (CAN) သည် Microchip ၏ လျှို့ဝှက်ပြီး မူပိုင်အချက်အလက်များဖြစ်ပြီး သုံးစွဲသူများအသုံးပြုရန်အတွက်သာ Microchip မှ ၎င်း၏ဖောက်သည်များထံ ဖြန့်ဖြူးရန်အတွက်သာ ရည်ရွယ်ပါသည်။ Microchip ၏ ကြိုတင်ရေးသားထားသော ခွင့်ပြုချက်မရှိဘဲ ၎င်းကို ကူးယူခြင်း သို့မဟုတ် ပံ့ပိုးပေးခြင်းမျိုး မပြုလုပ်ရပါ။
စာရွက်စာတမ်းများ / အရင်းအမြစ်များ
![]() |
MICROCHIP CAN-CN FPGA PolarFire FPGA မော်ဂျူး [pdf] အသုံးပြုသူလက်စွဲ CAN-CN FPGA PolarFire FPGA မော်ဂျူး၊ CAN-CN FPGA၊ PolarFire FPGA မော်ဂျူး၊ မော်ဂျူး |