9R1 Alpha Data Parallel Systems အသုံးပြုသူလက်စွဲ

ADS-STANDALONE/9R1 အသုံးပြုသူလက်စွဲ
စာရွက်စာတမ်း ပြန်လည်ပြင်ဆင်ခြင်း- ၀၈
၁၂/၂၄/၃၆
© 2023 မူပိုင်ခွင့် Alpha Data Parallel Systems Ltd.
မူပိုင်ခွင့်ကိုလက်ဝယ်ထားသည်။
ဤထုတ်ဝေမှုကို မူပိုင်ခွင့်ဥပဒေဖြင့် ကာကွယ်ထားပြီး၊ အခွင့်အရေးအားလုံးကို လက်ဝယ်ရှိသည်။ Alpha Data Parallel Systems Ltd မှ ကြိုတင်ရေးသားထားသော ခွင့်ပြုချက်မရှိဘဲ ဤထုတ်ဝေမှု၏ တစ်စိတ်တစ်ပိုင်းကို မည်သည့်ပုံသဏ္ဍာန် သို့မဟုတ် ပုံစံဖြင့်မျှ ပြန်လည်ထုတ်ဝေမည်မဟုတ်ပါ။
ရုံးချုပ်
လိပ်စာ- Suite L4A၊ 160 Dundee လမ်း၊ Edinburgh၊ EH11 1DQ၊ UK
တယ်လီဖုန်း: +44 131 558 2600
Fax: +44 131 558 2700
အီးမေးလ်- sales@alpha-data.com
webဆိုက်- http://www.alpha-data.com
အမေရိကန်ရုံး
10822 West Toller Drive၊ Suite 250 Littleton၊ CO 80127
(၀၃) ၉၇၃၀ ၆၀၀၀
(866) 820 9956 - ခေါ်ဆိုခ အခမဲ့
sales@alpha-data.com
http://www.alpha-data.com
အမှတ်တံဆိပ်အားလုံးသည် သက်ဆိုင်ရာပိုင်ရှင်များ၏ ပိုင်ဆိုင်မှုဖြစ်သည်။
နိဒါန်း
ADS-STANDALONE/9R1 သည် 16-RF analogue ချန်နယ်များ၊ Ethernet၊ RS232 Serial COM၊ USB နှင့် QSFP IO တို့ကို ပံ့ပိုးပေးသည့် သီးခြား RFSoC အရံအတားတစ်ခု ဖြစ်သည်။ RF ချန်နယ်များသည် 10GSPS (DAC) နှင့် 5 GSPS (ADC) အထိ လုပ်ဆောင်နိုင်သည်
ADS-STANDALONE/9R1 သည် 15V-30V input power supply တစ်ခုတည်းကို အသုံးပြုသည်။ on-board system monitor micro-controller သည် vol ကိုထောက်ပံ့ပေးသည်။tagထုတ်လုပ်လိုက်သော ပါဝါထောက်ပံ့မှုများ၏ e/လက်ရှိစောင့်ကြည့်ခြင်းအပြင် micro USB မျက်နှာပြင်မှတစ်ဆင့် ထောက်ပံ့ပစ္စည်းများကို အဖွင့်/အပိတ် ပြုလုပ်နိုင်သည့် စွမ်းရည်ကို ပေးဆောင်ခြင်း။ J သို့ USBTAG ဆားကစ်ကိုလည်း ပေးထားပြီး J ကို ဝင်ရောက်ခွင့်ပေးသည်။TAG ပြင်ပ J မလိုအပ်ဘဲ ကွင်းဆက်၊TAG သေတ္တာ။
အဓိကအင်္ဂါရပ်များ
အဓိကအင်္ဂါရပ်များ
- Xilinx RFSoC FPGA ပါဝင်သော PS ပိတ်ဆို့ခြင်း
- Quad-core ARM Cortex-A53၊ Dual-core ARM Cortex-R5၊ Mali-400 GPU
- DDR1-4 SDRAM 2400GB ဘဏ် ၁ ခု
- Quad SPI Flash memory နှစ်ခု၊ တစ်ခုလျှင် 512Mb
- USB
- RS232 အမှတ်စဉ် COM အပေါက်
- Gigabit Ethernet
- Programmable Logic (PL) ပိတ်ဆို့ခြင်း-
- 4 HSSIO သည် QSFP ချိတ်ဆက်ကိရိယာသို့ ချိတ်ဆက်သည်။
- DDR2-4 SDRAM ဘဏ် ၂ ခု၊ ဘဏ်တစ်ခုလျှင် 2400GB
- RF Sampလင်ဘလောက်တွင်-
- 8 12-bit 4/5GSPS RF-ADCs
- 8 14-bit 6.5/10GSPS RF-DACs
- ဆုံးဖြတ်ချက်ပျော့ပျောင်းသော FEC 8 ခု (ZU28DR/ZU48DR သာ)
- Full Scale Input (100MHz/ZU27DR): 5.0dBm
- Full Scale Output (100MHz/20mA Mode/ZU27DR): -4.5dBm
- Full Scale Output (100MHz/32mA Mode/ZU48DR): 1.15dBm
- Front Panel IO Interface ဖြင့်-
- 8 HF တစ်ခုတည်းအဆုံးသတ် ADC အချက်ပြမှုများ
- 8 HF တစ်ခုတည်းအဆုံးသတ် DAC အချက်ပြမှုများ
- RF s အတွက် ရည်ညွှန်းနာရီ ထည့်သွင်းမှုampling တုံး
- RF s မှ နာရီအထွက်ကို ရည်ညွှန်းသည်။ampling တုံး
- ဒစ်ဂျစ်တယ် GPIO ၂ ခု

ပုံ 1 : ADS-STANDALONE/9R1
ADMC-XMC-STANDALONE အသုံးပြုသူလက်စွဲ- https://www.alpha-data.com/xml/user_manuals/adc-xmc-standalone%20user%20manual.pdf
ADM-XRC-9R1 အသုံးပြုသူလက်စွဲ- https://www.alpha-data.com/xml/user_manuals/adm-xrc-9r1%20user%20manual.pdf
ADM-XRC-9R1 ရည်ညွှန်းဒီဇိုင်း- https://www.alpha-data.com/resource/admxrc9r1
Main Input Power Supply လိုအပ်ချက်များ
FPGA ဒီဇိုင်းပေါ်မူတည်ပြီး စုစုပေါင်း ပါဝါလိုအပ်ချက် ကွဲပြားပါမည်။ စက်၏အပူကန့်သတ်ချက်နှင့် အပူရှိန်ခ်သည် ကန့်သတ်ချက်မဖြစ်လာမီ FPGA ဒီဇိုင်းအများစုအတွက် 60W ထောက်ပံ့မှုသည် လုံလောက်သည်ထက် ပိုနေနိုင်သည်။ Alpha-Data သည် FPGA ဒီဇိုင်းတစ်ခုအတွက် စုစုပေါင်း ပါဝါလိုအပ်ချက်များကို ခန့်မှန်းရန် ပါဝါထောက်ပံ့မှု ခန့်မှန်းချက်ဇယားကို ပံ့ပိုးပေးနိုင်ပါသည်။ ရည်းစားဟောင်းample compatible power supple သည် RS PRO အပိုင်းနံပါတ် 175-3290 ဖြစ်သည်။ https://uk.rs-online.com/web/p/ac-dc-adapters/1753290

ဇယား 1- အကြံပြုထားသော ထည့်သွင်းမှု ပံ့ပိုးမှု သတ်မှတ်ချက်များ
တပ်ဆင်ခြင်းနှင့် ပါဝါတက်ခြင်း။
- အမှတ်စဉ်ကြိုးကို အမှတ်စဉ်အပေါက်သို့ ချိတ်ဆက်ပြီး အခြားတစ်ဖက်ကို USB-to-serial converter သို့ ချိတ်ဆက်ပါ။
- 115200 baud၊ 8 data bits၊ 1 stop bit ဖြင့် serial terminal ကိုဖွင့်ပါ။
- ပါဝါခလုတ်ကိုဖွင့်ပါ၊ ထို့နောက် PS သည် internal SD ကတ်မှစတင်သင့်သည်။
- အသုံးပြုသူအမည် “root” နှင့် စကားဝှက် “root” ဖြင့် စတင်ဝင်ရောက်ပြီးသည်နှင့်၊
- RF ex ကို run ရန်ampဒီဇိုင်း၊ "boardtest-9r1" command ကိုသုံးပါ။
ရည်းစားဟောင်းကိုကြည့်ပါ။ampboardtest-9r1 အပလီကေးရှင်း၏လုပ်ဆောင်ချက်အသေးစိတ်အတွက် အသုံးပြုသူလမ်းညွှန်ကို ဒီဇိုင်းဆွဲပါ။
JTAG အင်တာဖေ့စ်
J သို့ USBTAG ဆားကစ်ကို ထောက်ပံ့ပေးပြီး XMC J ကို ဝင်ရောက်ခွင့်ပေးသည်။TAG ပြင်ပပရိုဂရမ်းမင်းဘောက်စ် (ဥပမာ Xilinx Platform Cable II) မလိုအပ်ဘဲ အင်တာဖေ့စ်။ USB မှ JTAG converter သည် Vivado နှင့် တွဲဖက်အသုံးပြုနိုင်ပြီး Digilent စက်အဖြစ် ဟာ့ဒ်ဝဲမန်နေဂျာတွင် ပေါ်လာပါမည်။ 14-pin JTAG 14-pin header သို့မဟုတ် USB မှ J သို့ပြောင်းရန် on-board multiplexer ဖြင့် header ကိုလည်း ရရှိနိုင်ပါသည်။TAG converter ။ multiplexer သည် USB မှ J ကို ရွေးသည်။TAG မိုက်ခရို USB ကြိုးကို ချိတ်ထားသည့်အခါ ပတ်လမ်း။
လက်ရှိ/Voltage စောင့်ကြည့်လေ့လာရေး
ADS-STANDALONE/9R1 သည် 12V နှင့် 3V3 ပေါင်းစပ်ထားသော အတွင်းပိုင်းထောက်ပံ့မှုများတွင် လက်ရှိအာရုံခံစားနိုင်စွမ်းကို ပေးဆောင်သည်။ alpha-data “avr2util” utility ကို အသုံးပြု၍ ဤတန်ဖိုးများကို micro-USB မျက်နှာပြင်ပေါ်တွင် အစီရင်ခံနိုင်ပါသည်။
Windows အတွက် Avr2util နှင့် ဆက်စပ် USB ဒရိုက်ဘာကို ဤနေရာတွင် ဒေါင်းလုဒ်လုပ်နိုင်ပါသည်။
https://support.alpha-data.com/pub/firmware/utilities/windows/
Linux အတွက် Avr2util ကို ဤနေရာတွင် ဒေါင်းလုဒ်လုပ်နိုင်ပါသည်။
https://support.alpha-data.com/pub/firmware/utilities/linux/
“avr2util.exe /?” ကိုသုံးပါ။ ရွေးချယ်စရာအားလုံးကို ကြည့်ရန်။
ဟောင်းအတွက်ample “avr2util.exe /usbcom \\.\com4 display-sensors” သည် အာရုံခံတန်ဖိုးအားလုံးကို ပြသပါမည်။
ဤနေရာတွင် 'com4' ကို ex အဖြစ် အသုံးပြုကြောင်း သတိပြုပါ။ample၊ နှင့် windows စက်မန်နေဂျာအောက်တွင် သတ်မှတ်ပေးထားသော com port နံပါတ်နှင့် ကိုက်ညီရန် ပြောင်းလဲသင့်သည်။
On-Board Generated Power Supplies
ADS-STANDALONE/9R1 သည် XMC site မှ လိုအပ်သော 3V3/3V3_AUX/12V0/-12V0 အထောက်အပံ့များကို 15V-30V ဖြည့်သွင်းမှုတစ်ခုမှ ထုတ်ပေးပါသည်။ ထောက်ပံ့မှုတစ်ခုစီတွင် အောက်ပါသတ်မှတ်ချက်များရှိသည်။

ဇယား 2- ADS-STANDALONE/9R1 ပါဝါထောက်ပံ့မှုများ
[1] 3V3_DIG နှင့် 3V3_AUX သံလမ်းများကို တူညီသောထောက်ပံ့ရေးမှ ထုတ်ပေးသည်၊ ထို့ကြောင့် အများဆုံးလက်ရှိသည် 3V3_AUX + 3V3_DIG ပေါင်းစပ်မှုဖြစ်သည်။ လက်ရှိစောင့်ကြည့်မှုသည် ပေါင်းစပ်လျှပ်စီးကြောင်းကိုလည်း တိုင်းတာသည်။ [2] 3V3_AUX ရထားသည် 3.3V-15V အဝင်မှ အမြဲတမ်းဖွင့်ထားသော 30V အရန်ပါဝါထောက်ပံ့မှုတစ်ခုဖြစ်သည်။3V3_DIG/3V3_AUX/12V0_DIG ဒီဇိုင်းတစ်ခု၏ လက်ရှိအသုံးပြုမှုသည် ပါဝါခန့်မှန်းချက်ဇယားစာရွက်ကို အသုံးပြု၍ ခန့်မှန်းနိုင်ပါသည်။ ဆက်သွယ်ပါ။ support@alpha-data.com စာရင်းဇယားသို့ဝင်ရောက်ရန်။
Front-Panel I/O
ရှေ့ panel interface တွင် 20-way high-speed connector ပါရှိသည်။ ဤချိတ်ဆက်ကိရိယာသည် ပြင်ပရည်ညွှန်းနာရီအဝင်နှင့်အထွက်၊ GPIO ပင်နံပါတ်နှစ်ခု၊ DAC အချက်ပြမှုများနှင့် 8 ADC အချက်ပြမှုများကို ပံ့ပိုးပေးသည်။ ချိတ်ဆက်ကိရိယာအပိုင်းနံပါတ်သည် Nicomatic CMM8D342F000-51-0020 ဖြစ်သည်။

ဇယား 3- ရှေ့ panel I/O အချက်ပြမှုများ

ပုံ 2 : Front Panel Pinout
နောက်-အကန့် I/O
ကျောဘက်အကန့်တွင် ပါဝါ၊ USB၊ Ethernet၊ QSFP၊ RS-232 UART၊ 14-pin J တို့ ပါဝင်ပါသည်။TAG နှင့် micro USB ချိတ်ဆက်ကိရိယာများ။

ပုံ 3 : နောက်ဘက် Panel Pinout

ပုံ 4 : RS-232 Pinout
QSFP pinout
QSFP လှောင်အိမ်သည် FPGA ဘဏ် 129 နှင့် ချိတ်ဆက်ထားသည်။

ဇယား 4- J9 အတွက် ADM-XRC-1R3 pcb တည်းဖြတ်မှု 16+ pinout
အတိုင်းအတာများ

ဇယား 5- ADS-STANDALONE/9R1 အတိုင်းအတာများ
အော်ဒါ ကုဒ်
ADS-STANDALONE/X/T

ဇယား 6 : ADC-XMC-STANDALONE မှာယူမှုကုဒ်
ပြန်လည်ပြင်ဆင်မှုမှတ်တမ်း

လိပ်စာ- Suite L4A၊ 160 Dundee လမ်း၊
Edinburgh၊ EH11 1DQ၊ UK
တယ်လီဖုန်း: +44 131 558 2600
Fax: +44 131 558 2700
အီးမေးလ်- sales@alpha-data.com
webဆိုက်- http://www.alpha-data.com
လိပ်စာ- 10822 West Toller Drive၊ Suite 250
Littleton၊ CO 80127
တယ်လီဖုန်း : (၀၂) ၉၃၁၀ ၁၂၀၇
ဖက်စ်- (၈၆၆) ၈၂၀ ၉၉၅၆ – ခေါ်ဆိုခ အခမဲ့
အီးမေးလ်- sales@alpha-data.com
webဆိုက်- http://www.alpha-data.com
စာရွက်စာတမ်းများ / အရင်းအမြစ်များ
![]() |
ALPHA DATA 9R1 Alpha Data Parallel စနစ်များ [pdf] အသုံးပြုသူလက်စွဲ 9R1 Alpha Data Parallel Systems၊ 9R1၊ Alpha Data Parallel Systems၊ Data Parallel Systems၊ Parallel Systems၊ စနစ်များ |
